摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 引言 | 第10页 |
1.2 HUD的工作原理及其构架 | 第10-13页 |
1.3 HUD的研究现状和趋势 | 第13-14页 |
1.4 本课题的研究内容及意义 | 第14页 |
1.5 系统设计思路与整体构架介绍 | 第14-15页 |
1.6 论文研究内容及结构安排 | 第15-18页 |
1.6.1 论文的主要工作 | 第15-16页 |
1.6.2 论文的结构安排 | 第16-18页 |
第二章 HUD像源设计及驱动 | 第18-28页 |
2.1 HUD像源的选型 | 第18-20页 |
2.2 HUD像源的优化 | 第20页 |
2.3 HUD像源的驱动硬件电路设计 | 第20-22页 |
2.4 HUD像源的驱动软件程序设计 | 第22-26页 |
2.4.1 VGA时序以及VESA_VGA标准的介绍 | 第23-25页 |
2.4.2 HUD像源显示驱动程序的设计 | 第25-26页 |
2.5 HUD像源系统的设计 | 第26-27页 |
2.6 本章小结 | 第27-28页 |
第三章 HUD像源的控制系统设计 | 第28-40页 |
3.1 HUD像源主控制电路的设计 | 第28-30页 |
3.2 HUD像源的背光源设计 | 第30-34页 |
3.2.1 HUD像源的背光源的选型 | 第30-31页 |
3.2.2 背光源的电路设计 | 第31-33页 |
3.2.3 LED背光源亮度的控制 | 第33-34页 |
3.3 HUD像源加热源的设计 | 第34-37页 |
3.3.1 ITO玻璃的介绍 | 第34页 |
3.3.2 HUD像源加热电路的设计 | 第34-36页 |
3.3.3 ITO玻璃加热效果测试 | 第36-37页 |
3.4 RS-422通信的设计 | 第37-39页 |
3.4.1 RS-422通信的电路设计 | 第37-38页 |
3.4.2 RS-422通信的软件设计 | 第38-39页 |
3.5 本章小结 | 第39-40页 |
第四章 HUD信息处理器的设计 | 第40-54页 |
4.1 HUD信息处理器的电路设计 | 第40-48页 |
4.1.1 基于FPGA的核心处理电路的设计 | 第41-44页 |
4.1.1.1 FPGA的简要介绍以及选型 | 第41-42页 |
4.1.1.2 FPGA的时钟电路与配置电路的设计 | 第42-44页 |
4.1.2 VGA输入电路的设计 | 第44-46页 |
4.1.3 SDRAM存储电路的设计 | 第46-48页 |
4.1.4 信息处理器电源电路的设计 | 第48页 |
4.2 HUD信息处理器的软件设计 | 第48-53页 |
4.2.1 SDRAM模块的软件设计 | 第49-52页 |
4.2.1.1 SDRAM的基本原理以及操作 | 第49-50页 |
4.2.1.2 SDRAM模块的具体设计 | 第50-52页 |
4.2.2 VGA输入控制的设计 | 第52页 |
4.2.3 异步串口通信的设计 | 第52-53页 |
4.3 本章小结 | 第53-54页 |
第五章 HUD系统的设计制作与运行调试 | 第54-59页 |
5.1 系统电源模块的调试 | 第54-55页 |
5.2 上位机仿真软件的调试 | 第55页 |
5.3 HUD像源系统调试 | 第55-57页 |
5.4 系统测试 | 第57-58页 |
5.5 本章小结 | 第58-59页 |
第六章 总结和展望 | 第59-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |
攻硕期间取得的研究成果 | 第64-65页 |