基于Zynq的线阵CCD数据采集系统设计
摘要 | 第4-5页 |
Abstract | 第5页 |
引言 | 第8-9页 |
1 绪论 | 第9-14页 |
1.1 线阵CCD数据采集系统 | 第9-11页 |
1.2 图像数据采集系统的发展现状 | 第11-13页 |
1.3 本文的主要工作 | 第13-14页 |
2 CCD图像传感器概述 | 第14-20页 |
2.1 CCD的基本工作原理 | 第14-18页 |
2.1.1 电荷存储 | 第14-15页 |
2.1.2 电极结构 | 第15页 |
2.1.3 电荷转移原理 | 第15-16页 |
2.1.4 电荷注入与检测 | 第16-18页 |
2.2 CCD的特性参数 | 第18-19页 |
2.3 本章小结 | 第19-20页 |
3 Zynq平台概述 | 第20-27页 |
3.1 Zynq平台介绍 | 第20-25页 |
3.1.1 Zynq的处理器介绍 | 第22-23页 |
3.1.2 Zynq的可编程逻辑介绍 | 第23-25页 |
3.2 Zynq的启动与配置 | 第25-26页 |
3.3 本章小结 | 第26-27页 |
4 数据采集系统的硬件设计 | 第27-40页 |
4.1 CCD外围驱动模块 | 第27-32页 |
4.1.1 CCD芯片简介 | 第28-29页 |
4.1.2 CCD外围驱动电路 | 第29-32页 |
4.2 高速AD采集模块 | 第32-35页 |
4.2.1 AD9945芯片简介 | 第32-34页 |
4.2.2 AD采集转换电路 | 第34-35页 |
4.3 电源管理模块 | 第35-39页 |
4.4 本章小结 | 第39-40页 |
5 各模块的IP核设计及测试 | 第40-55页 |
5.1 CCD时序驱动模块 | 第40-46页 |
5.1.1 CCD时序分析 | 第40-43页 |
5.1.2 CCD时序驱动IP核设计与仿真 | 第43-46页 |
5.2 高速AD时序模块 | 第46-48页 |
5.2.1 三线串行数字接口时序 | 第46-47页 |
5.2.2 相关双采样时序 | 第47-48页 |
5.3 直接内存访问DMA模块 | 第48-50页 |
5.4 以太网传输模块 | 第50-55页 |
6 系统调试及分析 | 第55-62页 |
6.1 系统硬件 | 第55-57页 |
6.1.1 数据采集子板的PCB图 | 第55-56页 |
6.1.2 数据采集系统实物图 | 第56-57页 |
6.2 调试及分析 | 第57-61页 |
6.2.1 电源管理模块调试 | 第57-58页 |
6.2.2 系统调试及分析 | 第58-61页 |
6.3 本章小结 | 第61-62页 |
结论 | 第62-63页 |
参考文献 | 第63-66页 |
附录A CCD部分驱动信号Verilog | 第66-68页 |
攻读硕士学位期间发表学术论文情况 | 第68-69页 |
致谢 | 第69-70页 |