卫星接收机的同步广播技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·课题背景及研究意义 | 第8页 |
| ·国内外发展状况和趋势 | 第8-9页 |
| ·卫星广播系统的介绍 | 第9-10页 |
| ·本文的主要研究内容及章节安排 | 第10-12页 |
| 2 MPEG-2系统的基本概述 | 第12-18页 |
| ·MPEG-2系统简介 | 第12-13页 |
| ·TS流的组成结构 | 第13-14页 |
| ·TS包头结构 | 第13-14页 |
| ·自适应字段介绍 | 第14页 |
| ·节目特定信息(PSI) | 第14-18页 |
| ·节目关联表(PAT) | 第15-16页 |
| ·节目映射表(PMT) | 第16-17页 |
| ·其他相关表 | 第17-18页 |
| 3 硬件电路及系统设计 | 第18-29页 |
| ·系统总体设计 | 第18页 |
| ·电源部分设计 | 第18-21页 |
| ·SHARP模块电源 | 第19-20页 |
| ·FPGA电源 | 第20-21页 |
| ·音频解码器模块电源 | 第21页 |
| ·调谐解调器模块电路 | 第21-23页 |
| ·项目中用到的一体化调谐解调器 | 第21-22页 |
| ·高频头控制电源电路 | 第22页 |
| ·一体化调谐解调器模块的电路设计 | 第22-23页 |
| ·FPGA核心板部分电路 | 第23-25页 |
| ·FPGA电路 | 第23-24页 |
| ·SDRAM电路 | 第24页 |
| ·FLASH电路 | 第24-25页 |
| ·底板模块电路 | 第25-26页 |
| ·音频解码器电路 | 第25-26页 |
| ·DAC电路 | 第26页 |
| ·接口电路 | 第26页 |
| ·PCB板设计和调试 | 第26-28页 |
| ·PCB板设计 | 第26-27页 |
| ·电路板的焊接调试 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 4 数字卫星信号接收模块的设计 | 第29-37页 |
| ·I~2C总线 | 第29-30页 |
| ·I~2C总线简介 | 第29页 |
| ·I~2C总线读写操作格式 | 第29-30页 |
| ·一体化调谐解调器 | 第30-36页 |
| ·调谐器 | 第30-33页 |
| ·STV0299B解调器 | 第33-36页 |
| ·调试及本章小结 | 第36-37页 |
| 5 TS流解复用模块设计 | 第37-54页 |
| ·TS流解复用模块的总体介绍 | 第37-38页 |
| ·TS流解复用的特点 | 第37-38页 |
| ·TS流数据接收模块的设计 | 第38-41页 |
| ·TS流数据接收端口介绍 | 第38-39页 |
| ·TS流数据接收模块的功能介绍 | 第39页 |
| ·TS流数据接收模块的功能实现 | 第39-41页 |
| ·PID过滤模块的设计 | 第41-49页 |
| ·初始化PAT处理模块 | 第42-44页 |
| ·节目音频PID处理模块 | 第44-46页 |
| ·LCD驱动设计 | 第46-48页 |
| ·PID过滤模块的结果验证 | 第48-49页 |
| ·音频PES流缓存模块的设计 | 第49-53页 |
| ·SDRAM的介绍 | 第49-50页 |
| ·音频PES流缓存驱动的设计 | 第50-53页 |
| ·本章小结 | 第53-54页 |
| 6 同步音频解码的设计 | 第54-61页 |
| ·CS493102芯片简介 | 第54-55页 |
| ·CS493102的驱动软件设计 | 第55-60页 |
| ·Intel并行通信的协议格式 | 第55-57页 |
| ·CS493102基于FPGA的驱动设计 | 第57-60页 |
| ·本章小结 | 第60-61页 |
| 7 结束语 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-65页 |