首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文--导航设备、导航台论文--接收设备论文

基于局域陆基导航系统接收机的基带信号处理设计

摘要第1-4页
Abstract第4-8页
1 绪论第8-11页
   ·选题的背景和意义第8-9页
   ·陆基导航系统国内外发展现状第9-10页
   ·本文的主要内容和工作安排第10-11页
2 局域陆基导航系统与接收机原理第11-29页
   ·地面系统构成第11-12页
   ·导航定位基本原理第12-13页
     ·测距原理第12页
     ·伪距测量定位原理第12-13页
   ·导航信号构成第13-15页
     ·载波信号第13-14页
     ·测距码第14页
     ·导航码第14-15页
   ·扩频码(测距码)设计第15-23页
     ·m序列和Gold序列第15-18页
     ·扩频码的选择第18-23页
   ·信号链路预算第23-26页
     ·接收机灵敏度计算第24页
     ·接收机端口信号功率第24-25页
     ·链路冗余第25页
     ·抗干扰能力简单分析第25-26页
   ·接收机基本构成与基带信号处理第26-28页
     ·接收机的基本结构第26-27页
     ·导航信号的基带处理第27-28页
   ·本章小结第28-29页
3 相关器原理结构分析第29-34页
   ·相关器的内部结构与工作原理第29-32页
     ·基带数字信号处理过程第29-30页
     ·基带数字信号处理器结构第30-31页
     ·相关器通道基本结构第31-32页
   ·多普勒频移分析与计算第32-33页
   ·本章小结第33-34页
4 基带信号处理方案设计第34-49页
   ·相关器时钟设计第34-36页
   ·相关器通道基本结构规划设计第36-37页
   ·串行通信接口总线设计第37-41页
     ·波特率发生器模块第39页
     ·发送模块第39-40页
     ·接收模块第40-41页
   ·相关器内部核心模块参数分析第41-48页
     ·载波DCO第41-43页
     ·载波周期计数寄存器第43-45页
     ·载波混频器的设计第45页
     ·码DCO第45-46页
     ·码发生器的设计第46-47页
     ·码混频器与积分清零器的设计第47-48页
   ·本章小结第48-49页
5 基带信号处理的FPGA实现第49-67页
   ·设计平台与仿真环境第49-52页
     ·FPGA芯片选型第49-51页
     ·设计软件简介第51-52页
   ·时钟生成模块的FPGA实现第52-53页
   ·单通道模块的FPGA实现与仿真第53-61页
     ·载波发生器模块的FPGA实现与仿真第53-54页
     ·码DCO模块的FPGA实现与仿真第54-55页
     ·码发生器模块的FPGA实现与仿真第55-57页
     ·载波混频器和码混频器第57-58页
     ·积分清零器的FPGA实现与仿真第58-61页
   ·异步串口通信模块的FPGA实现与仿真第61-62页
   ·地址译码器模块的实现第62-63页
   ·基带信号处理系统的硬件电路验证与调试第63-66页
     ·时钟发生器模块的验证与调试第64页
     ·载波发生器模块的验证与调试第64-65页
     ·码发生器模块的验证与调试第65-66页
   ·本章小结第66-67页
6 总结与展望第67-68页
   ·总结第67页
   ·展望第67-68页
致谢第68-69页
参考文献第69-71页

论文共71页,点击 下载论文
上一篇:基于CUDA的H.264视频解码算法的研究与实现
下一篇:卫星接收机的同步广播技术研究