基于局域陆基导航系统接收机的基带信号处理设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-11页 |
| ·选题的背景和意义 | 第8-9页 |
| ·陆基导航系统国内外发展现状 | 第9-10页 |
| ·本文的主要内容和工作安排 | 第10-11页 |
| 2 局域陆基导航系统与接收机原理 | 第11-29页 |
| ·地面系统构成 | 第11-12页 |
| ·导航定位基本原理 | 第12-13页 |
| ·测距原理 | 第12页 |
| ·伪距测量定位原理 | 第12-13页 |
| ·导航信号构成 | 第13-15页 |
| ·载波信号 | 第13-14页 |
| ·测距码 | 第14页 |
| ·导航码 | 第14-15页 |
| ·扩频码(测距码)设计 | 第15-23页 |
| ·m序列和Gold序列 | 第15-18页 |
| ·扩频码的选择 | 第18-23页 |
| ·信号链路预算 | 第23-26页 |
| ·接收机灵敏度计算 | 第24页 |
| ·接收机端口信号功率 | 第24-25页 |
| ·链路冗余 | 第25页 |
| ·抗干扰能力简单分析 | 第25-26页 |
| ·接收机基本构成与基带信号处理 | 第26-28页 |
| ·接收机的基本结构 | 第26-27页 |
| ·导航信号的基带处理 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 3 相关器原理结构分析 | 第29-34页 |
| ·相关器的内部结构与工作原理 | 第29-32页 |
| ·基带数字信号处理过程 | 第29-30页 |
| ·基带数字信号处理器结构 | 第30-31页 |
| ·相关器通道基本结构 | 第31-32页 |
| ·多普勒频移分析与计算 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 4 基带信号处理方案设计 | 第34-49页 |
| ·相关器时钟设计 | 第34-36页 |
| ·相关器通道基本结构规划设计 | 第36-37页 |
| ·串行通信接口总线设计 | 第37-41页 |
| ·波特率发生器模块 | 第39页 |
| ·发送模块 | 第39-40页 |
| ·接收模块 | 第40-41页 |
| ·相关器内部核心模块参数分析 | 第41-48页 |
| ·载波DCO | 第41-43页 |
| ·载波周期计数寄存器 | 第43-45页 |
| ·载波混频器的设计 | 第45页 |
| ·码DCO | 第45-46页 |
| ·码发生器的设计 | 第46-47页 |
| ·码混频器与积分清零器的设计 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 5 基带信号处理的FPGA实现 | 第49-67页 |
| ·设计平台与仿真环境 | 第49-52页 |
| ·FPGA芯片选型 | 第49-51页 |
| ·设计软件简介 | 第51-52页 |
| ·时钟生成模块的FPGA实现 | 第52-53页 |
| ·单通道模块的FPGA实现与仿真 | 第53-61页 |
| ·载波发生器模块的FPGA实现与仿真 | 第53-54页 |
| ·码DCO模块的FPGA实现与仿真 | 第54-55页 |
| ·码发生器模块的FPGA实现与仿真 | 第55-57页 |
| ·载波混频器和码混频器 | 第57-58页 |
| ·积分清零器的FPGA实现与仿真 | 第58-61页 |
| ·异步串口通信模块的FPGA实现与仿真 | 第61-62页 |
| ·地址译码器模块的实现 | 第62-63页 |
| ·基带信号处理系统的硬件电路验证与调试 | 第63-66页 |
| ·时钟发生器模块的验证与调试 | 第64页 |
| ·载波发生器模块的验证与调试 | 第64-65页 |
| ·码发生器模块的验证与调试 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 6 总结与展望 | 第67-68页 |
| ·总结 | 第67页 |
| ·展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |