基于APB总线的同步串行接口IP设计与验证
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·SOC设计的发展现状 | 第7-8页 |
·国内外SOC技术的研究及应用现状 | 第7-8页 |
·SOC设计技术的挑战 | 第8页 |
·IP核复用技术的产业现状 | 第8-9页 |
·课题研究的意义 | 第9页 |
·本文的章节安排和主要内容 | 第9-10页 |
·本章小结 | 第10-11页 |
第二章 技术背景 | 第11-15页 |
·SOC的设计方法 | 第11-12页 |
·SOC的定义 | 第11页 |
·SOC的设计流程 | 第11-12页 |
·IP核与IP复用 | 第12-13页 |
·IP核的三种类型 | 第12-13页 |
·IP复用技术 | 第13页 |
·IP软核的设计流程 | 第13-14页 |
·IP软核的设计过程 | 第13-14页 |
·IP核的设计原则 | 第14页 |
·本章小结 | 第14-15页 |
第三章 片上总线及相关协议分析 | 第15-37页 |
·片上总线综述 | 第15页 |
·常用片上总线介绍 | 第15-20页 |
·Wishbone总线 | 第15-16页 |
·CoreConnect总线 | 第16-17页 |
·Avalon总线 | 第17-18页 |
·AMBA总线 | 第18-20页 |
·SSI协议介绍 | 第20-34页 |
·SSI接口特性和传输模式 | 第20-21页 |
·SSI主机模式 | 第21-25页 |
·SSI从机模式 | 第25-28页 |
·SSI三种串行传输协议分析 | 第28-34页 |
·SSI系统构成 | 第34页 |
·SSI功能概述 | 第34-36页 |
·时钟速率 | 第35页 |
·发送/接收FIFO缓存 | 第35-36页 |
·SSI中断 | 第36页 |
·本章小结 | 第36-37页 |
第四章 SSI可复用IP核的设计和实现 | 第37-53页 |
·设计目标 | 第37页 |
·模块划分 | 第37-42页 |
·顶层设计 | 第37-38页 |
·模块划分和接口信号描述 | 第38-42页 |
·寄存器设置 | 第42-46页 |
·SSI接口IP核的Verilog HDL实现 | 第46-52页 |
·基于HDL的设计思路 | 第46-47页 |
·APB总线接口子模块的设计 | 第47页 |
·寄存器控制子模块的设计 | 第47-48页 |
·时钟产生子模块的设计 | 第48-49页 |
·中断控制子模块的设计 | 第49-50页 |
·FIFO控制子模块的设计 | 第50页 |
·移位控制逻辑子模块的设计 | 第50-51页 |
·状态机控制子模块的设计 | 第51-52页 |
·本章小结 | 第52-53页 |
第五章 仿真验证 | 第53-57页 |
·仿真原理概述 | 第53-55页 |
·验证方法概述 | 第53页 |
·功能验证 | 第53-55页 |
·SSI接口IP核仿真验证 | 第55-56页 |
·SSI模块验证方案设计 | 第55页 |
·SSI模块仿真验证与结果分析 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章 结束语 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-65页 |
附录 | 第65-80页 |