| 摘要 | 第1-6页 |
| ABSTRACT | 第6-12页 |
| 第一章 绪论 | 第12-18页 |
| ·TDD 技术研究背景及意义 | 第12-14页 |
| ·历史发展现状以及前景 | 第14-16页 |
| ·论文主要研究工作及结构安排 | 第16-18页 |
| 第二章 系统基本原理及总体实现方案介绍 | 第18-22页 |
| ·TDD 模式原理介绍 | 第18-19页 |
| ·TDD 基带信号处理系统实现方案 | 第19-22页 |
| ·系统总体实现方案 | 第19-20页 |
| ·基带平台介绍 | 第20-21页 |
| ·系统相关参数介绍 | 第21-22页 |
| 第三章 TDD 系统协议方案 | 第22-37页 |
| ·TDD 系统协议模型 | 第22-23页 |
| ·TDD 帧结构方案 | 第23-28页 |
| ·TDD 模式帧结构研究现状 | 第23-24页 |
| ·TDD 系统帧结构讨论 | 第24-27页 |
| ·TDD 帧结构 | 第27-28页 |
| ·TDD 系统基带传输协议 | 第28-34页 |
| ·TDD 基带传输协议概述 | 第29-30页 |
| ·TDD 系统基带传输协议设计介绍 | 第30-34页 |
| ·系统调试收发同步实现 | 第34-36页 |
| ·主设备协议实现 | 第35页 |
| ·从设备协议实现 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第四章 DSP 端软件设计 | 第37-57页 |
| ·软件开发环境与工具 | 第37-38页 |
| ·CCS 简介 | 第37-38页 |
| ·DSP/BIOS 简介 | 第38页 |
| ·Network Developer’s Kit 介绍 | 第38-41页 |
| ·NDK 结构介绍 | 第39页 |
| ·TCP/ IP 协议栈的配置和初始化 | 第39-41页 |
| ·DSP 与 FPGA 通信底层驱动设计 | 第41-48页 |
| ·DSP 中断配置 | 第41-44页 |
| ·EDMA 配置 | 第44-47页 |
| ·底层驱动设计流程 | 第47-48页 |
| ·DSP 端软件设计 | 第48-56页 |
| ·DSP 端数据处理流程概述 | 第49-50页 |
| ·关键数据结构 | 第50-52页 |
| ·接收流程 | 第52-54页 |
| ·发送流程 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 系统调试与分析 | 第57-70页 |
| ·DSP 端软件测试 | 第57-64页 |
| ·DSP 与 FPGA 数据速率测试 | 第57-58页 |
| ·DSP 与 FPGA 数据传输测试 | 第58-60页 |
| ·DSP 端软件自我环回测试 | 第60-64页 |
| ·系统整体演示 | 第64-69页 |
| ·基带环回测试 | 第64-67页 |
| ·系统环回测试 | 第67-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 总结与展望 | 第70-71页 |
| ·总结 | 第70页 |
| ·展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 攻读硕士学位期间的研究成果 | 第74-75页 |