基于FDD的基带信号处理硬件平台设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-14页 |
·研究背景及意义 | 第10-11页 |
·历史发展现状以及前景 | 第11-13页 |
·论文主要研究工作及结构安排 | 第13-14页 |
第二章 系统方案设计 | 第14-27页 |
·总体系统架构分析 | 第14-19页 |
·FDD 工作原理 | 第14-16页 |
·系统基本框架 | 第16-17页 |
·以 DSP 为核心的信号处理平台 | 第17-18页 |
·以 FPGA 为核心的信号处理平台 | 第18-19页 |
·总体系统架构设计 | 第19-21页 |
·DSP+FPGA 的体系架构 | 第19-20页 |
·DSP 与 FPGA 功能划分 | 第20-21页 |
·芯片选型方案 | 第21-26页 |
·ADC 选型 | 第21-22页 |
·DAC 选型 | 第22-23页 |
·FPGA 选型 | 第23-24页 |
·DSP 选型 | 第24-25页 |
·系统总体硬件平台 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 系统硬件平台设计 | 第27-54页 |
·ADC 模块 | 第27-32页 |
·ADC 芯片介绍 | 第27-28页 |
·ADC 电路设计 | 第28-32页 |
·DAC 模块 | 第32-35页 |
·DAC 芯片介绍 | 第32-33页 |
·DAC 电路设计 | 第33-35页 |
·FPGA 模块 | 第35-40页 |
·FPGA 配置电路 | 第35-38页 |
·FPGA 与 ADC 接口电路设计 | 第38-39页 |
·FPGA 与 DAC 接口电路设计 | 第39-40页 |
·FPGA 时钟电路设计 | 第40页 |
·DSP 模块 | 第40-49页 |
·DSP 调试电路 | 第40-41页 |
·DSP 配置电路 | 第41-44页 |
·DDR2 SDRAM 电路设计 | 第44-46页 |
·DSP 与 FPGA 接口设计 | 第46-47页 |
·DSP 网口设计 | 第47-49页 |
·复位电路 | 第49-50页 |
·电源电路设计 | 第50-53页 |
·本章小结 | 第53-54页 |
第四章 基于信号完整性的 PCB 设计及系统调试 | 第54-82页 |
·信号完整性理论及仿真分析 | 第54-67页 |
·信号完整性理论 | 第54-60页 |
·信号完整性仿真分析 | 第60-67页 |
·基于信号完整性的 PCB 设计 | 第67-76页 |
·关键信号仿真分析 | 第67-70页 |
·叠层设计 | 第70-72页 |
·PCB 布局 | 第72-73页 |
·PCB 布线 | 第73-75页 |
·布线后仿真 | 第75-76页 |
·系统调试 | 第76-81页 |
·JTAG 接口测试 | 第77页 |
·模拟部分模块测试 | 第77-81页 |
·本章小结 | 第81-82页 |
第五章 总结和展望 | 第82-83页 |
·总结 | 第82页 |
·展望 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-85页 |
攻读硕士学位期间取得的研究成果 | 第85-86页 |