高速LXI逻辑分析仪硬件设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-14页 |
| ·LXI总线技术简介 | 第8-10页 |
| ·逻辑分析仪简介 | 第10-11页 |
| ·LXI仪器国内外研究现状 | 第11-12页 |
| ·课题的研究内容及主要技术目标 | 第12-14页 |
| 第二章 LXI逻辑分析仪总体设计方案 | 第14-19页 |
| ·LXI逻辑分析仪硬件总体设计方案 | 第14-16页 |
| ·LXI逻辑分析仪整机结构设计 | 第16-19页 |
| 第三章 LXI接口模块的硬件设计 | 第19-44页 |
| ·IEEE 1588V2版精确时钟同步协议简介 | 第19-25页 |
| ·IEEE 1588V2版同步报文类型与结构 | 第19-21页 |
| ·IEEE 1588V2版精确时钟同步协议简介 | 第21-24页 |
| ·影响同步精度的主要因素 | 第24-25页 |
| ·LXI接口模块的总体硬件方案 | 第25-28页 |
| ·IEEE 1588定时触发模块设计 | 第28-39页 |
| ·同步报文截获模块设计 | 第28-33页 |
| ·高精度时钟单元设计与改进 | 第33-38页 |
| ·时基触发单元设计 | 第38-39页 |
| ·硬件总线触发模块设计 | 第39-41页 |
| ·硬件总线触发介绍 | 第39-40页 |
| ·硬件总线触发控制模块电路设计 | 第40-41页 |
| ·LAN消息触发模块设计 | 第41-44页 |
| 第四章 数据采集模块硬件设计 | 第44-60页 |
| ·数据采集模块总体硬件方案 | 第44-46页 |
| ·采样电路设计 | 第46-51页 |
| ·高速定时采样电路设计 | 第46-51页 |
| ·状态采样电路设计 | 第51页 |
| ·触发电路设计 | 第51-55页 |
| ·触发的基本概念与分类 | 第51-52页 |
| ·触发识别模块设计 | 第52-55页 |
| ·数据存储电路设计 | 第55-60页 |
| ·数据存储方式设计 | 第56-57页 |
| ·数据存储控制电路设计 | 第57-60页 |
| 第五章 LXI逻辑分析仪功能指标测试 | 第60-69页 |
| ·测试所用设备 | 第60页 |
| ·LXI接口模块功能指标测试 | 第60-62页 |
| ·IEEE 1588定时触发同步精度测试 | 第60-61页 |
| ·硬件总线触发精度测试 | 第61-62页 |
| ·数据采集模块功能指标测试 | 第62-69页 |
| ·数据采集存储功能指标测试 | 第62-66页 |
| ·触发识别功能指标测试 | 第66-69页 |
| 第六章 总结与展望 | 第69-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 攻硕期间取得的研究成果 | 第73-74页 |
| 附录 | 第74-76页 |