机载视频处理及图形生成系统硬件平台设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-17页 |
| 第一章 绪论 | 第17-23页 |
| ·研究背景及意义 | 第17-18页 |
| ·国内外研究概况 | 第18-20页 |
| ·研究现状 | 第18-19页 |
| ·技术难点分析 | 第19-20页 |
| ·主要研究内容及成果 | 第20-21页 |
| ·系统技术指标及主要研究内容 | 第20-21页 |
| ·主要研究成果 | 第21页 |
| ·全文架构 | 第21-23页 |
| 第二章 系统硬件总体方案设计 | 第23-28页 |
| ·引言 | 第23页 |
| ·系统总体框架设计 | 第23-24页 |
| ·系统硬件架构设计 | 第24-27页 |
| ·硬件分层设计 | 第24页 |
| ·层间接口设计 | 第24-26页 |
| ·硬件架构设计 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 数据处理层硬件设计 | 第28-37页 |
| ·引言 | 第28页 |
| ·基于 FPGA 的处理器模块设计 | 第28-33页 |
| ·设计论证 | 第28-29页 |
| ·处理器 I/O 端口分配设计 | 第29-30页 |
| ·启动配置模块设计 | 第30-32页 |
| ·JTAG 链路设计 | 第32页 |
| ·IIC 总线接口设计 | 第32-33页 |
| ·FLASH 存储器模块设计 | 第33-34页 |
| ·DDR2 存储器模块设计 | 第34-36页 |
| ·设计论证 | 第34-35页 |
| ·信号线拓扑结构设计 | 第35-36页 |
| ·与 FPGA 的接口设计 | 第36页 |
| ·本章小结 | 第36-37页 |
| 第四章 视频编解码层硬件设计 | 第37-49页 |
| ·引言 | 第37页 |
| ·DVI-D 制式视频处理模块设计 | 第37-42页 |
| ·设计论证 | 第37-38页 |
| ·视频接收均衡模块设计 | 第38-39页 |
| ·视频解码模块设计 | 第39-40页 |
| ·视频编码模块设计 | 第40-42页 |
| ·与 FPGA 的接口设计 | 第42页 |
| ·PAL-D 制式视频处理模块设计 | 第42-47页 |
| ·设计论证 | 第42-43页 |
| ·差分转单端 PAL-D 制式视频模块设计 | 第43-44页 |
| ·视频解码模块设计 | 第44-45页 |
| ·视频编码模块设计 | 第45-46页 |
| ·单端转差分 PAL-D 制式视频模块设计 | 第46-47页 |
| ·与 FPGA 的接口设计 | 第47页 |
| ·本章小结 | 第47-49页 |
| 第五章 系统外围辅助模块硬件设计 | 第49-63页 |
| ·引言 | 第49页 |
| ·电源分配网络设计 | 第49-57页 |
| ·设计论证 | 第49-51页 |
| ·开关电源模块设计 | 第51-52页 |
| ·LDO 线性稳压电源模块设计 | 第52-53页 |
| ·DDR2 电源模块设计 | 第53-54页 |
| ·负电源模块设计 | 第54-55页 |
| ·系统典型功耗计算及结果分析 | 第55-57页 |
| ·时钟分配网络设计 | 第57-59页 |
| ·设计论证 | 第57-58页 |
| ·时钟分发模块设计 | 第58页 |
| ·PCI-E 同步时钟模块设计 | 第58-59页 |
| ·PCI-E 高速通信接口模块设计 | 第59-60页 |
| ·以太网接口模块设计 | 第60-61页 |
| ·系统监控模块设计 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 第六章 系统 PCB 设计与实现 | 第63-71页 |
| ·引言 | 第63页 |
| ·PCB 结构设计 | 第63-66页 |
| ·版面结构设计 | 第63页 |
| ·器件布局设计 | 第63-64页 |
| ·层叠结构设计 | 第64-66页 |
| ·PCB 布线设计 | 第66-69页 |
| ·DDR2 存储器模块布线设计 | 第67-68页 |
| ·DVI 视频模块布线设计 | 第68页 |
| ·PAL 视频模块布线设计 | 第68-69页 |
| ·其它电路模块布线设计 | 第69页 |
| ·PCB 设计图样 | 第69-70页 |
| ·本章小结 | 第70-71页 |
| 第七章 系统信号完整性仿真及结果分析 | 第71-83页 |
| ·引言 | 第71页 |
| ·电源完整性仿真及结果分析 | 第71-75页 |
| ·总体设计 | 第71-72页 |
| ·电源完整性仿真目标阻抗设置 | 第72-73页 |
| ·单节点仿真及结果分析 | 第73-74页 |
| ·多节点仿真及结果分析 | 第74-75页 |
| ·电源完整性仿真分析结论 | 第75页 |
| ·DDR2 存储器接口信号完整性仿真及结果分析 | 第75-81页 |
| ·总体设计 | 第75-76页 |
| ·地址信号线仿真及结果分析 | 第76-77页 |
| ·控制信号线仿真及结果分析 | 第77-78页 |
| ·单端数据信号线仿真及结果分析 | 第78-79页 |
| ·差分数据信号线仿真及结果分析 | 第79-80页 |
| ·时钟信号线仿真及结果分析 | 第80-81页 |
| ·DDR2 存储器接口信号完整性仿真分析结论 | 第81页 |
| ·本章小结 | 第81-83页 |
| 第八章 系统测试及结果分析 | 第83-97页 |
| ·引言 | 第83页 |
| ·测试系统设计 | 第83-84页 |
| ·硬件电路指标测试计算及结果分析 | 第84-90页 |
| ·可靠性指标计算及结果分析 | 第85-86页 |
| ·信号传输线阻抗测试及结果分析 | 第86-88页 |
| ·电源质量测试及结果分析 | 第88-89页 |
| ·系统功耗测试及结果分析 | 第89-90页 |
| ·硬件模块功能测试及结果分析 | 第90-94页 |
| ·模拟 PAL 视频接口模块测试及结果分析 | 第90-91页 |
| ·高速 DVI 视频接口模块测试及结果分析 | 第91-93页 |
| ·以太网接口模块测试及结果分析 | 第93页 |
| ·PCI-E 高速通信接口模块测试及结果分析 | 第93-94页 |
| ·系统功能联合测试及结果分析 | 第94-95页 |
| ·本章小结 | 第95-97页 |
| 第九章 结束语 | 第97-99页 |
| ·全文总结 | 第97-98页 |
| ·研究展望 | 第98-99页 |
| 参考文献 | 第99-103页 |
| 致谢 | 第103-105页 |
| 在学期间的研究成果及发表的学术论文 | 第105页 |