一种大容量无人机飞行数据记录仪的研制
| 摘要 | 第1-5页 |
| Abstract | 第5-13页 |
| 第1章 绪论 | 第13-17页 |
| ·引言 | 第13页 |
| ·国内外研究现状及发展趋势 | 第13-14页 |
| ·国外现状及趋势 | 第13-14页 |
| ·国内现状及趋势 | 第14页 |
| ·研究背景及意义 | 第14-15页 |
| ·论文主要研究内容和章节安排 | 第15-17页 |
| 第2章 总体方案设计 | 第17-23页 |
| ·主要功能及技术指标 | 第17-18页 |
| ·主要功能 | 第17页 |
| ·技术指标 | 第17-18页 |
| ·系统组成 | 第18页 |
| ·记录仪硬件方案设计 | 第18-21页 |
| ·接口的设计 | 第18-19页 |
| ·存储芯片的选择 | 第19-20页 |
| ·缓存技术 | 第20页 |
| ·主控芯片的选择 | 第20-21页 |
| ·系统软件方案设计 | 第21-22页 |
| ·系统工作原理 | 第22页 |
| ·本章小结 | 第22-23页 |
| 第3章 系统硬件设计 | 第23-36页 |
| ·系统电源设计 | 第23-25页 |
| ·控制板硬件设计 | 第25-31页 |
| ·FPGA 配置电路设计 | 第25-26页 |
| ·RS422 总线接口设计 | 第26-27页 |
| ·USB 接口设计 | 第27-30页 |
| ·缓存电路设计 | 第30-31页 |
| ·存储板硬件设计 | 第31-35页 |
| ·K9F8G08U0M 简介 | 第31-33页 |
| ·存储板电路设计 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 系统控制逻辑设计 | 第36-57页 |
| ·控制板逻辑设计 | 第37-43页 |
| ·RS422 数字量接收逻辑设计 | 第37-38页 |
| ·串并转换 | 第38-39页 |
| ·双 SRAM 乒乓缓存逻辑设计 | 第39-40页 |
| ·USB 接口逻辑设计 | 第40-43页 |
| ·存储板逻辑设计 | 第43-55页 |
| ·读操作 | 第43-44页 |
| ·写操作 | 第44-45页 |
| ·擦除操作 | 第45-46页 |
| ·动态坏块管理策略 | 第46-51页 |
| ·闪存阵列页地址发生器 | 第51-52页 |
| ·ECC 校验 | 第52-55页 |
| ·本章小结 | 第55-57页 |
| 第5章 系统软件设计 | 第57-72页 |
| ·USB 固件设计 | 第57-63页 |
| ·固件功能介绍 | 第57页 |
| ·固件程序架构及其设计 | 第57-63页 |
| ·飞行数据处理设计 | 第63-68页 |
| ·飞行数据处理概况 | 第63-64页 |
| ·野值的识别、剔除、补正 | 第64-65页 |
| ·数据平滑原理 | 第65-66页 |
| ·三阶正交多项式移动平滑 | 第66-68页 |
| ·上位机软件设计 | 第68-71页 |
| ·本章小结 | 第71-72页 |
| 第6章 系统调试及性能测试 | 第72-78页 |
| ·系统调试 | 第72-75页 |
| ·硬件静态和动态调试 | 第72-73页 |
| ·RS422 接口调试 | 第73页 |
| ·USB 接口调试 | 第73-74页 |
| ·NAND Flash 调试 | 第74页 |
| ·上位机数据处理软件调试 | 第74-75页 |
| ·性能指标测试 | 第75-76页 |
| ·卸载速度测试 | 第75-76页 |
| ·存储容量测试 | 第76页 |
| ·本章小结 | 第76-78页 |
| 第7章 总结与展望 | 第78-80页 |
| ·论文主要贡献和成果 | 第78页 |
| ·下一步工作展望 | 第78-80页 |
| 参考文献 | 第80-83页 |
| 致谢 | 第83-84页 |
| 在学期间的研究成果及发表的学术论文 | 第84-85页 |
| 附录 | 第85-88页 |