| 摘要 | 第1-7页 |
| Abstract | 第7-12页 |
| 第1章 绪论 | 第12-18页 |
| ·课题背景 | 第12-14页 |
| ·国内外研究现状 | 第14-15页 |
| ·国外研究现状 | 第14页 |
| ·国内研究现状 | 第14-15页 |
| ·研究目的及意义 | 第15-16页 |
| ·本文研究工作 | 第16-18页 |
| 第2章 雷达/电子战信号处理算法分析 | 第18-40页 |
| ·DBF 技术 | 第18-22页 |
| ·常规 DBF 的算法 | 第19-21页 |
| ·窄带 DBF | 第21-22页 |
| ·宽带 DBF | 第22页 |
| ·雷达信号处理 | 第22-30页 |
| ·线性调频信号的脉冲压缩 | 第23-25页 |
| ·杂波抑制处理 | 第25-28页 |
| ·CFAR 处理 | 第28-29页 |
| ·雷达信号处理算法计算量分析 | 第29-30页 |
| ·电子战信号处理 | 第30-38页 |
| ·信号分选 | 第32-35页 |
| ·雷达信号的预处理分选算法 | 第32-33页 |
| ·基于 PRI 的雷达信号的主处理分选算法 | 第33-35页 |
| ·信号参数估计与测量 | 第35-36页 |
| ·信号识别 | 第36-37页 |
| ·电子战信号处理算法的性能分析 | 第37-38页 |
| ·本章小结 | 第38-40页 |
| 第3章 通用信号处理机的架构设计 | 第40-56页 |
| ·系统架构 | 第40-43页 |
| ·系统框图 | 第41-42页 |
| ·总体方案设计 | 第42-43页 |
| ·硬件模型 | 第43-50页 |
| ·芯片选择 | 第43-47页 |
| ·龙芯处理板 | 第43-46页 |
| ·FPGA 处理板 | 第46-47页 |
| ·总线标准选择 | 第47-48页 |
| ·硬件设计 | 第48-50页 |
| ·系统连接解决方案 | 第50页 |
| ·系统的软件模型 | 第50-54页 |
| ·模块化设计的思路 | 第50-51页 |
| ·软件开发 | 第51页 |
| ·龙芯编程要点 | 第51-52页 |
| ·程序设计 | 第52-54页 |
| ·信号处理流程图的设计 | 第53-54页 |
| ·本章小结 | 第54-56页 |
| 第4章 多功能一体化雷达/电子战系统信号处理机的实现 | 第56-66页 |
| ·雷达信号处理的实现 | 第56-60页 |
| ·脉冲压缩的实现 | 第57-59页 |
| ·FFT 算法的实现及优化 | 第57-59页 |
| ·MTI/MTD 的实现 | 第59-60页 |
| ·CFAR 的实现 | 第60页 |
| ·电子战信号处理的实现 | 第60-64页 |
| ·信号预分选处理 | 第61-62页 |
| ·信号主分选处理 | 第62-64页 |
| ·本章小结 | 第64-66页 |
| 结束语 | 第66-68页 |
| 参考文献 | 第68-72页 |
| 攻读硕士学位期间发表的论文 | 第72-74页 |
| 致谢 | 第74-75页 |
| 详细摘要 | 第75-78页 |