首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

应用于流水线ADC的比较器的设计与研究

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-13页
   ·研究目的及意义第9-10页
   ·国内外研究动态第10页
   ·论文的内容安排第10-13页
第二章 高速ADC 研究第13-27页
   ·ADC 的性能参数第13-17页
     ·静态参数第13-16页
     ·动态参数第16-17页
   ·典型的高速ADC 结构第17-22页
     ·全并行(Flash) ADC第17-18页
     ·两步式(Two-step)ADC第18-19页
     ·内插式(Interpolating )ADC第19-20页
     ·折叠式ADC第20页
     ·流水线(Pipeline )ADC第20-21页
     ·几种结构的高速ADC 性能的比较第21-22页
   ·流水线ADC 基础第22-25页
     ·流水线ADC 的工作原理第22-24页
     ·单级流水线级分辨率的选择第24-25页
   ·小结第25-27页
第三章 比较器的性能及其结构第27-49页
   ·比较器的性能参数第27-32页
     ·比较器的静态特性第28-30页
     ·比较器的动态特性第30-32页
   ·比较器的分类及结构第32-48页
     ·开环比较器(Open-loop Comparators)第33-37页
     ·迟滞比较器(Comparators Using Hysteresis)第37-41页
     ·开关电容比较器(Switched Capacitor Comparator)第41-43页
     ·可再生比较器(Regenerative Comparators)第43-47页
     ·比较器性能的比较第47-48页
   ·小结第48-49页
第四章 比较器电路设计及仿真第49-71页
   ·预放大再生锁存比较器的理论、类型及其结构第49-55页
     ·预放大再生锁存比较器的理论第49-51页
     ·预放大再生锁存比较器的类型第51-54页
     ·预放大再生锁存比较器的实现结构第54-55页
   ·比较器的设计与优化第55-66页
     ·比较器的系统结构分析第55-57页
     ·预放大再生锁存比较器的设计第57-65页
     ·非交叠时钟产生电路第65-66页
   ·比较器整体电路仿真第66-70页
     ·非交叠时钟产生电路的仿真第66-67页
     ·比较器的功能仿真第67-68页
     ·比较器的传输延时仿真第68-69页
     ·比较器的失调电压仿真第69-70页
   ·小结第70-71页
第五章 比较器的版图设计第71-77页
   ·版图设计时需要考虑的因素第71-74页
     ·寄生效应第71-72页
     ·噪声干扰第72-73页
     ·制造工艺第73-74页
   ·比较器的版图设计第74-76页
     ·开关电容结构的版图布局第74页
     ·跨导级的版图布局第74-75页
     ·再生锁存级的版图布局第75页
     ·比较器的整体版图第75-76页
   ·小结第76-77页
第六章 总结与展望第77-79页
致谢第79-81页
参考文献第81-85页
研究成果第85-86页

论文共86页,点击 下载论文
上一篇:基于FPGA的QC-LDPC高速译码器的设计与实现
下一篇:复合势垒高电子迁移率晶体管的研制与分析