摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·研究目的及意义 | 第9-10页 |
·国内外研究动态 | 第10页 |
·论文的内容安排 | 第10-13页 |
第二章 高速ADC 研究 | 第13-27页 |
·ADC 的性能参数 | 第13-17页 |
·静态参数 | 第13-16页 |
·动态参数 | 第16-17页 |
·典型的高速ADC 结构 | 第17-22页 |
·全并行(Flash) ADC | 第17-18页 |
·两步式(Two-step)ADC | 第18-19页 |
·内插式(Interpolating )ADC | 第19-20页 |
·折叠式ADC | 第20页 |
·流水线(Pipeline )ADC | 第20-21页 |
·几种结构的高速ADC 性能的比较 | 第21-22页 |
·流水线ADC 基础 | 第22-25页 |
·流水线ADC 的工作原理 | 第22-24页 |
·单级流水线级分辨率的选择 | 第24-25页 |
·小结 | 第25-27页 |
第三章 比较器的性能及其结构 | 第27-49页 |
·比较器的性能参数 | 第27-32页 |
·比较器的静态特性 | 第28-30页 |
·比较器的动态特性 | 第30-32页 |
·比较器的分类及结构 | 第32-48页 |
·开环比较器(Open-loop Comparators) | 第33-37页 |
·迟滞比较器(Comparators Using Hysteresis) | 第37-41页 |
·开关电容比较器(Switched Capacitor Comparator) | 第41-43页 |
·可再生比较器(Regenerative Comparators) | 第43-47页 |
·比较器性能的比较 | 第47-48页 |
·小结 | 第48-49页 |
第四章 比较器电路设计及仿真 | 第49-71页 |
·预放大再生锁存比较器的理论、类型及其结构 | 第49-55页 |
·预放大再生锁存比较器的理论 | 第49-51页 |
·预放大再生锁存比较器的类型 | 第51-54页 |
·预放大再生锁存比较器的实现结构 | 第54-55页 |
·比较器的设计与优化 | 第55-66页 |
·比较器的系统结构分析 | 第55-57页 |
·预放大再生锁存比较器的设计 | 第57-65页 |
·非交叠时钟产生电路 | 第65-66页 |
·比较器整体电路仿真 | 第66-70页 |
·非交叠时钟产生电路的仿真 | 第66-67页 |
·比较器的功能仿真 | 第67-68页 |
·比较器的传输延时仿真 | 第68-69页 |
·比较器的失调电压仿真 | 第69-70页 |
·小结 | 第70-71页 |
第五章 比较器的版图设计 | 第71-77页 |
·版图设计时需要考虑的因素 | 第71-74页 |
·寄生效应 | 第71-72页 |
·噪声干扰 | 第72-73页 |
·制造工艺 | 第73-74页 |
·比较器的版图设计 | 第74-76页 |
·开关电容结构的版图布局 | 第74页 |
·跨导级的版图布局 | 第74-75页 |
·再生锁存级的版图布局 | 第75页 |
·比较器的整体版图 | 第75-76页 |
·小结 | 第76-77页 |
第六章 总结与展望 | 第77-79页 |
致谢 | 第79-81页 |
参考文献 | 第81-85页 |
研究成果 | 第85-86页 |