| 中文摘要 | 第1-5页 |
| Abstract | 第5-14页 |
| 第一章 绪论 | 第14-20页 |
| ·研究课题概述 | 第14-17页 |
| ·CDMA 通信系统 | 第14-15页 |
| ·基于SDR 的数字中频CDMA 系统 | 第15-17页 |
| ·课题研究背景和意义及作者的主要工作 | 第17-18页 |
| ·论文结构及内容安排 | 第18-20页 |
| 第二章 扩频通信基本原理与同步技术 | 第20-27页 |
| ·扩频通信的基本原理 | 第20-22页 |
| ·扩频通信的技术特点 | 第22-24页 |
| ·抗干扰性 | 第22-23页 |
| ·扩频技术的误码率 | 第23页 |
| ·码分多址性能 | 第23-24页 |
| ·扩频通信的同步技术 | 第24-27页 |
| 第三章 CDMA 前向链路调制解调方案与载波同步的研究 | 第27-63页 |
| ·CDMA 前向链路系统总体框架 | 第27-32页 |
| ·发射机 | 第27-31页 |
| ·发射机的一般结构 | 第27-28页 |
| ·基于多相带通成形滤波的发射机算法 | 第28-31页 |
| ·接收机 | 第31-32页 |
| ·载波同步技术的研究 | 第32-51页 |
| ·从模拟锁相环到数字锁相环的转换 | 第33-35页 |
| ·模拟锁相环的基本结构 | 第33-34页 |
| ·数字锁相环的实现 | 第34-35页 |
| ·CDMA 系统的载波同步算法及数字实现 | 第35-51页 |
| ·CDMA 前向链路载波同步总体结构 | 第36-37页 |
| ·鉴相器 | 第37-43页 |
| ·环路滤波器 | 第43-47页 |
| ·数控振荡器 | 第47-51页 |
| ·载波同步性能测试与算法优化 | 第51-61页 |
| ·载波同步性能测试 | 第51-59页 |
| ·LF 多参数切换策略与性能优化 | 第59-61页 |
| ·本章小结 | 第61-63页 |
| 第四章 CDMA 反向链路调制解调方案与载波同步的研究 | 第63-80页 |
| ·CDMA 上行系统总体框架 | 第63-68页 |
| ·发射机 | 第63-64页 |
| ·接收机 | 第64-68页 |
| ·载波同步技术的研究 | 第68-76页 |
| ·传动轴结构的引入 | 第70-72页 |
| ·变速率内插机制的提出 | 第72-74页 |
| ·反向链路中的频率补偿 | 第74-76页 |
| ·载波同步的性能测试 | 第76-79页 |
| ·变速率内插机制精度测试 | 第76-77页 |
| ·反向链路载波同步性能测试 | 第77-79页 |
| ·本章小结 | 第79-80页 |
| 第五章 CDMA 系统的硬件设计与数字实现 | 第80-96页 |
| ·基于软件无线电的中频系统硬件平台 | 第80-82页 |
| ·硬件平台总体方案设计 | 第80-81页 |
| ·系统参数选择 | 第81-82页 |
| ·硬件平台实物与主要器件 | 第82-84页 |
| ·硬件电路实物 | 第82页 |
| ·主要器件 | 第82-84页 |
| ·部分调制解调核心模块的FPGA 实现 | 第84-93页 |
| ·基于HDL 的FPGA 设计流程 | 第84-86页 |
| ·部分核心模块的FPGA 实现 | 第86-93页 |
| ·扩频模块 | 第86页 |
| ·多相带通成形滤波模块 | 第86-88页 |
| ·锁相环模块 | 第88-91页 |
| ·变速率内插传动轴模块 | 第91-92页 |
| ·FPGA 资源消耗状况 | 第92-93页 |
| ·CDMA 中频系统的上板测试 | 第93-95页 |
| ·测试平台与测试方式 | 第93-94页 |
| ·测试结果 | 第94-95页 |
| ·本章小结 | 第95-96页 |
| 第六章 总结与展望 | 第96-98页 |
| ·本文总结 | 第96页 |
| ·展望 | 第96-98页 |
| 致谢 | 第98-99页 |
| 参考文献 | 第99-102页 |
| 个人简历 | 第102-103页 |
| 攻读硕士学位期间的研究成果 | 第103-104页 |