摘要 | 第1-7页 |
Abstract | 第7-10页 |
第一章 绪论 | 第10-18页 |
·LED 景观照明灯现状及发展趋势 | 第10-11页 |
·大型城市景观灯控制系统结构介绍 | 第11-15页 |
·本文所完成的主要工作 | 第15-16页 |
·章节安排 | 第16-18页 |
第二章 数据帧结构及FAT32 文件系统 | 第18-29页 |
·用户数据包 | 第18-20页 |
·脱机控制器配置帧结构 | 第18-19页 |
·图像数据帧结构 | 第19页 |
·以太网数据帧结构 | 第19-20页 |
·FAT32 文件系统 | 第20-25页 |
·启动扇区和BPB 数据结构 | 第21-23页 |
·文件分配表(FAT)数据结构 | 第23-24页 |
·根目录数据结构 | 第24-25页 |
·数据获取与发送流水线 | 第25-28页 |
·本章小结 | 第28-29页 |
第三章 脱机控制器的硬件设计 | 第29-50页 |
·脱机控制器硬件架构 | 第29页 |
·脱机控制器子板设计 | 第29-40页 |
·脱机控制器子板的构成 | 第29-30页 |
·主控芯片AT-Mega32L | 第30-34页 |
·SD 卡硬件接口电气特性 | 第34-35页 |
·SD 模式信号 | 第35页 |
·SD 模式相关数据传输结构 | 第35-36页 |
·OCMJ2*8C 显示屏模块 | 第36-38页 |
·按键接口 | 第38-39页 |
·子板与母板连接器 | 第39-40页 |
·JTAG 编程口与RESET 电路 | 第40页 |
·脱机控制器母板介绍 | 第40-41页 |
·Altera cyclone EP2C5Q208 | 第41页 |
·网卡芯片RTL8201CL | 第41页 |
·脱机控制器FPGA 内部硬件结构 | 第41-49页 |
·AVR 与FPGA 总线BUS | 第42-44页 |
·FPGA 内部各模块的硬件实现 | 第44-49页 |
·本章小结 | 第49-50页 |
第四章 脱机控制器的软件设计 | 第50-59页 |
·软件流程 | 第50-55页 |
·SD 卡初始流程 | 第51页 |
·FAT32 初始化流程 | 第51-52页 |
·播放模式选择流程 | 第52-53页 |
·效果播放流程 | 第53-54页 |
·按键检测 | 第54-55页 |
·软件重启 | 第55页 |
·相关数据结构 | 第55-58页 |
·启动扇区数据结构 | 第55-56页 |
·文件目录项数据结构 | 第56页 |
·播放文件信息结构 | 第56-57页 |
·EEPROM 数据结构 | 第57-58页 |
·本章小结 | 第58-59页 |
第五章 脱机控制器测试 | 第59-67页 |
·测试目的 | 第59页 |
·测试内容 | 第59页 |
·测试步骤 | 第59-63页 |
·测试环境 | 第59-62页 |
·测试前准备 | 第62-63页 |
·测试结果与结论 | 第63-66页 |
·功能测试 | 第63-65页 |
·性能测试 | 第65-66页 |
·结论 | 第66页 |
·本章小结 | 第66-67页 |
结论 | 第67-69页 |
参考文献 | 第69-71页 |
攻读硕士学位期间取得的研究成果 | 第71-72页 |
致谢 | 第72页 |