| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 1 绪论 | 第9-13页 |
| ·课题研究背景与意义 | 第9-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·国外研究情况 | 第10页 |
| ·国内研究情况 | 第10-11页 |
| ·高炉TRT控制理论的研究现状 | 第11页 |
| ·论文研究内容 | 第11-12页 |
| ·论文结构安排 | 第12-13页 |
| 2 高炉TRT控制系统总体设计 | 第13-19页 |
| ·高炉TRT工艺流程 | 第13-14页 |
| ·TRT顶压控制系统 | 第14-15页 |
| ·系统总体设计方案 | 第15-17页 |
| ·方案概述 | 第15页 |
| ·主要技术参数及性能指标 | 第15-16页 |
| ·系统设计整体结构 | 第16-17页 |
| ·本章小结 | 第17-19页 |
| 3 模糊自适应PID控制算法的研究 | 第19-40页 |
| ·高炉TRT动态模型的确立 | 第19-23页 |
| ·基于高炉TRT的模糊自适应PID控制算法的设计 | 第23-39页 |
| ·模糊自适应PID控制 | 第23页 |
| ·模糊自适应PID控制的理论基础 | 第23-25页 |
| ·模糊自适应PID控制原理及结构 | 第25-26页 |
| ·高炉TRT顶压控制系统中模糊自适应PID控制算法的设计 | 第26-35页 |
| ·高炉TRT顶压控制系统的模糊自适应PID控制MATLAB仿真 | 第35-39页 |
| ·本章小结 | 第39-40页 |
| 4 高炉TRT控制系统硬件设计 | 第40-66页 |
| ·概述 | 第40页 |
| ·系统硬件结构 | 第40-41页 |
| ·系统硬件电路设计 | 第41-52页 |
| ·硬件电路结构 | 第41-42页 |
| ·系统电路板电源设计 | 第42页 |
| ·FPGA控制电路板设计 | 第42-48页 |
| ·AD9220采集电路板设计 | 第48-51页 |
| ·AD420转换电路板设计 | 第51-52页 |
| ·基于NIOSⅡ处理器的嵌入式系统设计 | 第52-59页 |
| ·NiosⅡ处理器系统概述 | 第52-53页 |
| ·嵌入式系统设计 | 第53-54页 |
| ·Avalon总线结构 | 第54页 |
| ·NiosⅡ嵌入式软核的构建与调试 | 第54-59页 |
| ·基于IP核的FIR数字滤波模块的设计 | 第59-63页 |
| ·基于IP核的片上双口RAM模块的设计 | 第63-64页 |
| ·系统电路板 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 5 高炉TRT控制系统的软件设计 | 第66-90页 |
| ·系统软件设计 | 第66页 |
| ·系统软件设计方法 | 第66-69页 |
| ·VHDL硬件描述语言概述 | 第69页 |
| ·基于FPGA的SOPC系统的VHDL程序设计 | 第69-79页 |
| ·软件系统实现 | 第69-70页 |
| ·A/D采集控制模块 | 第70-71页 |
| ·模糊自适应PID控制模块 | 第71-74页 |
| ·D/A转换输出控制模块 | 第74-75页 |
| ·数据调度模块 | 第75-77页 |
| ·系统硬件控制IP软核 | 第77-78页 |
| ·系统功能仿真 | 第78-79页 |
| ·基于NIOSⅡ软核的C语言程序设计 | 第79-86页 |
| ·键盘处理程序 | 第80-81页 |
| ·LCD显示处理程序 | 第81-86页 |
| ·逻辑锁定技术 | 第86-89页 |
| ·概述 | 第86-87页 |
| ·高炉TRT顶压控制系统中LogicLock的实现 | 第87-89页 |
| ·系统调试 | 第89-90页 |
| 6 总结与展望 | 第90-91页 |
| ·总结 | 第90页 |
| ·展望 | 第90-91页 |
| 参考文献 | 第91-93页 |
| 攻读硕士学位期间发表的论文 | 第93-94页 |
| 致谢 | 第94-97页 |
| 附录 | 第97页 |