0.13μm CMOS工艺下10位80MSPS流水线ADC的设计
摘要 | 第5-6页 |
abstract | 第6页 |
第1章 绪论 | 第12-15页 |
1.1 研究背景和意义 | 第12-13页 |
1.2 发展现状 | 第13-14页 |
1.3 本课题组织结构 | 第14-15页 |
第2章 模数转换器概述 | 第15-25页 |
2.1 模数转换器的基本理论 | 第15-16页 |
2.2 模数转化器的性能指标 | 第16-20页 |
2.2.1 静态参数 | 第16-18页 |
2.2.2 动态特性 | 第18-20页 |
2.3 模数转换器的主要分类 | 第20-24页 |
2.3.1 逐次逼近式模数转换器 | 第20-21页 |
2.3.2 全并行式模数转换器 | 第21-22页 |
2.3.3 两步式模数转换器 | 第22-23页 |
2.3.4 Subranging ADC | 第23页 |
2.3.5 流水线模数转换器 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
第3章 流水线模数转换器的基本原理 | 第25-43页 |
3.1 基本原理 | 第25-27页 |
3.2 数字校正算法 | 第27-31页 |
3.3 系统结构选取 | 第31-33页 |
3.3.1 架构选取 | 第32-33页 |
3.3.2 逐级递减技术 | 第33页 |
3.4 非理想因素 | 第33-42页 |
3.4.1 开关的非理想特性 | 第34-37页 |
3.4.2 电容失配 | 第37页 |
3.4.3 运放失调 | 第37-38页 |
3.4.4 运放有限增益 | 第38-40页 |
3.4.5 运放有限带宽和压摆率 | 第40-41页 |
3.4.6 运放噪声 | 第41-42页 |
3.5 本章小结 | 第42-43页 |
第4章 流水线模数转换器的电路设计与实现 | 第43-69页 |
4.1 无采样保持结构 | 第43-48页 |
4.1.1 无采样保持结构分析 | 第43-47页 |
4.1.2 栅压自举开关 | 第47-48页 |
4.2 运放 | 第48-58页 |
4.2.1 运放结构的选择 | 第49-55页 |
4.2.2 运放增益 | 第55页 |
4.2.3 运放带宽和摆率 | 第55-56页 |
4.2.4 共模反馈电路 | 第56-57页 |
4.2.5 运放仿真 | 第57-58页 |
4.3 比较器 | 第58-62页 |
4.3.1 阻性动态比较器 | 第59-60页 |
4.3.2 电荷分布式比较器 | 第60-61页 |
4.3.3 比较器仿真分析 | 第61-62页 |
4.4 非交叠时钟 | 第62-64页 |
4.5 整体仿真结果分析 | 第64-65页 |
4.6 流水线模数转换器的版图设计 | 第65-68页 |
4.6.1 差分输入对管 | 第65-66页 |
4.6.2 电容匹配 | 第66-67页 |
4.6.3 流水级版图 | 第67页 |
4.6.4 整体版图 | 第67-68页 |
4.7 本章小结 | 第68-69页 |
第5章 总结与展望 | 第69-71页 |
5.1 总结 | 第69页 |
5.2 展望 | 第69-71页 |
参考文献 | 第71-75页 |
致谢 | 第75页 |