DMR系统转发技术研究及中转台硬件设计与开发
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-17页 |
| 第一章 绪论 | 第17-21页 |
| 1.1 课题研究背景及意义 | 第17-18页 |
| 1.2 专用移动通信系统的发展 | 第18页 |
| 1.3 项目来源及主要任务 | 第18-19页 |
| 1.4 论文结构安排 | 第19-21页 |
| 第二章 DMR协议简介及分析 | 第21-29页 |
| 2.1 DMR协议栈结构 | 第21页 |
| 2.2 DMR突发及帧结构 | 第21-24页 |
| 2.3 DMR转发模式介绍及简要分析 | 第24-29页 |
| 2.3.1 DMR转发模式 | 第24-25页 |
| 2.3.2 中转台的工作状态流程 | 第25-26页 |
| 2.3.3 中转台与有线网的通信 | 第26-29页 |
| 第三章 无线通信系统覆盖范围分析 | 第29-41页 |
| 3.1 无线电波传播特性 | 第29-30页 |
| 3.2 无线信道的大尺度衰落 | 第30-31页 |
| 3.2.1 路径损耗 | 第30-31页 |
| 3.2.2 阴影衰落 | 第31页 |
| 3.3 无线信道的小尺度衰落 | 第31-33页 |
| 3.3.1 多径时延扩展 | 第31-33页 |
| 3.3.2 多普勒扩展 | 第33页 |
| 3.4 典型传播模型介绍 | 第33-36页 |
| 3.4.1 室外覆盖系统电波传播模型 | 第34-35页 |
| 3.4.2 室内覆盖系统电波传播模型 | 第35-36页 |
| 3.5 DMR中转方式下的无线覆盖分析 | 第36-41页 |
| 第四章 DMR数字中转台硬件电路设计 | 第41-67页 |
| 4.1 中转台整体方案设计分析 | 第41-42页 |
| 4.2 端机板硬件电路介绍 | 第42-43页 |
| 4.3 ARM处理器芯片的选择 | 第43-44页 |
| 4.4 电源、复位和时钟电路设计 | 第44-47页 |
| 4.4.1 电源模块电路设计 | 第44-46页 |
| 4.4.2 复位电路设计 | 第46页 |
| 4.4.3 时钟电路设计 | 第46-47页 |
| 4.5 存储模块电路的设计 | 第47-50页 |
| 4.5.1 DDR2 SDRAM模块电路设计 | 第47-49页 |
| 4.5.2 NAND FLASH模块电路设计 | 第49-50页 |
| 4.5.3 EEPROM模块电路设计 | 第50页 |
| 4.6 外部接口电路的设计 | 第50-56页 |
| 4.6.1 以太网接口电路设计 | 第51-53页 |
| 4.6.2 USB接口电路设计 | 第53-54页 |
| 4.6.3 调试接口电路设计 | 第54-55页 |
| 4.6.4 与通道板连接的接口电路设计 | 第55-56页 |
| 4.7 与PSTN网通信模块接口电路设计 | 第56-60页 |
| 4.7.1 电话模块电路设计 | 第57-58页 |
| 4.7.2 语音模块电路设计 | 第58-60页 |
| 4.8 印制电路板(PCB)的设计 | 第60-67页 |
| 第五章 中转台硬件电路调试及基带转发的测试 | 第67-83页 |
| 5.1 中转台硬件电路调试 | 第67-73页 |
| 5.1.1 电源、时钟和复位电路的调试 | 第67-69页 |
| 5.1.2 主控模块电路的调试 | 第69页 |
| 5.1.3 存储模块电路的调试 | 第69-73页 |
| 5.2 通道板程序调试 | 第73-77页 |
| 5.2.1 通道板信号流向分析 | 第73-74页 |
| 5.2.2 通道板程序设计 | 第74-77页 |
| 5.3 中转台基带转发实验 | 第77-79页 |
| 5.3.1 单工通信误码和语音测试 | 第78-79页 |
| 5.3.2 双工通信语音测试 | 第79页 |
| 5.4 实验结果及分析 | 第79页 |
| 5.5 基于SB3500的端机开发实验 | 第79-83页 |
| 第六章 结束语 | 第83-85页 |
| 参考文献 | 第85-87页 |
| 致谢 | 第87-89页 |
| 作者简介 | 第89-90页 |
| 1.基本情况 | 第89页 |
| 2.教育背景 | 第89页 |
| 3. 攻读硕士学位期间的研究成果 | 第89-90页 |