首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--相位锁定、锁相技术论文

2.5GHz高速CMOS锁相环研究与设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·课题的来源和意义第7页
   ·锁相环技术的发展和应用状况第7-11页
   ·本文的主要工作及论文安排第11-13页
第二章 锁相环的数学建模与设计第13-27页
   ·PLL的基本结构和工作原理第13-14页
   ·电荷泵PLL的数学模型第14-20页
     ·鉴频鉴相器(PFD)第14页
     ·电荷泵(CP)第14-16页
     ·低通滤波器(LPF)第16-17页
     ·压控振荡器(VCO)第17-18页
     ·分频器(Frequency Divider)第18页
     ·CPPLL的数学模型第18-20页
   ·PLL系统的关键参数第20-22页
     ·PLL的工作状态第20-21页
     ·PLL的关键参数第21-22页
   ·电荷泵锁相环噪声和抖动分析第22-27页
     ·锁相环中的噪声第22-23页
     ·相位噪声第23页
     ·时域抖动第23-24页
     ·电荷泵锁相环的噪声模型第24-27页
第三章 2.5GHZ PLL电路的系统方案设计第27-33页
   ·PLL电路的功能概述第27-28页
   ·直流、交流特性第28-29页
   ·设计指标第29页
   ·PLL电路结构设计第29-30页
   ·系统参数的确定第30-33页
第四章 2.5GHZ锁相环电路设计第33-57页
   ·PLL电路的顶层设计第33-34页
     ·功能要求第33页
     ·接口定义第33-34页
     ·PLL电路顶层设计第34页
   ·鉴频鉴相器的设计第34-39页
     ·鉴相器的种类第34-35页
     ·PFD的特性分析第35-37页
     ·PFD的鉴相死区第37-38页
     ·PFD的电路设计第38-39页
   ·电荷泵的设计第39-43页
     ·电荷泵电路分析第39-40页
     ·电荷泵电路设计第40-43页
   ·压控振荡器的设计第43-48页
     ·VCO的主要参数第43-44页
     ·VCO的电路设计第44-48页
   ·1:20分频器的设计第48-52页
     ·二分频电路的设计第49-50页
     ·差分到单端的转换电路设计第50-51页
     ·放大器(Amp)设计第51页
     ·五分频电路设计第51-52页
   ·锁定检测电路的设计第52-57页
     ·2~(18)分频电路(Counter)第53-54页
     ·18输入或非门第54-55页
     ·输出及复位控制模块第55-57页
第五章 电路仿真结果和分析第57-69页
   ·PFD的仿真与分析第58-60页
     ·未锁定状态下的仿真第58-59页
     ·锁定状态下的仿真第59-60页
   ·电荷泵和LPF的仿真与分析第60-61页
   ·VCO的仿真与分析第61-64页
   ·分频器的仿真与分析第64-65页
   ·锁定检测电路的仿真与分析第65-66页
   ·PLL系统整体电路的仿真与性能分析第66-69页
     ·整体电路的仿真第66-68页
     ·PLL电路的性能总结第68-69页
第六章 结论与展望第69-71页
致谢第71-73页
参考文献第73-77页
研究成果第77页

论文共77页,点击 下载论文
上一篇:两轴瞄准稳定系统最优实现分析
下一篇:TD-SCDMA基站智能天线校正设计及实现