2.5GHz高速CMOS锁相环研究与设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·课题的来源和意义 | 第7页 |
·锁相环技术的发展和应用状况 | 第7-11页 |
·本文的主要工作及论文安排 | 第11-13页 |
第二章 锁相环的数学建模与设计 | 第13-27页 |
·PLL的基本结构和工作原理 | 第13-14页 |
·电荷泵PLL的数学模型 | 第14-20页 |
·鉴频鉴相器(PFD) | 第14页 |
·电荷泵(CP) | 第14-16页 |
·低通滤波器(LPF) | 第16-17页 |
·压控振荡器(VCO) | 第17-18页 |
·分频器(Frequency Divider) | 第18页 |
·CPPLL的数学模型 | 第18-20页 |
·PLL系统的关键参数 | 第20-22页 |
·PLL的工作状态 | 第20-21页 |
·PLL的关键参数 | 第21-22页 |
·电荷泵锁相环噪声和抖动分析 | 第22-27页 |
·锁相环中的噪声 | 第22-23页 |
·相位噪声 | 第23页 |
·时域抖动 | 第23-24页 |
·电荷泵锁相环的噪声模型 | 第24-27页 |
第三章 2.5GHZ PLL电路的系统方案设计 | 第27-33页 |
·PLL电路的功能概述 | 第27-28页 |
·直流、交流特性 | 第28-29页 |
·设计指标 | 第29页 |
·PLL电路结构设计 | 第29-30页 |
·系统参数的确定 | 第30-33页 |
第四章 2.5GHZ锁相环电路设计 | 第33-57页 |
·PLL电路的顶层设计 | 第33-34页 |
·功能要求 | 第33页 |
·接口定义 | 第33-34页 |
·PLL电路顶层设计 | 第34页 |
·鉴频鉴相器的设计 | 第34-39页 |
·鉴相器的种类 | 第34-35页 |
·PFD的特性分析 | 第35-37页 |
·PFD的鉴相死区 | 第37-38页 |
·PFD的电路设计 | 第38-39页 |
·电荷泵的设计 | 第39-43页 |
·电荷泵电路分析 | 第39-40页 |
·电荷泵电路设计 | 第40-43页 |
·压控振荡器的设计 | 第43-48页 |
·VCO的主要参数 | 第43-44页 |
·VCO的电路设计 | 第44-48页 |
·1:20分频器的设计 | 第48-52页 |
·二分频电路的设计 | 第49-50页 |
·差分到单端的转换电路设计 | 第50-51页 |
·放大器(Amp)设计 | 第51页 |
·五分频电路设计 | 第51-52页 |
·锁定检测电路的设计 | 第52-57页 |
·2~(18)分频电路(Counter) | 第53-54页 |
·18输入或非门 | 第54-55页 |
·输出及复位控制模块 | 第55-57页 |
第五章 电路仿真结果和分析 | 第57-69页 |
·PFD的仿真与分析 | 第58-60页 |
·未锁定状态下的仿真 | 第58-59页 |
·锁定状态下的仿真 | 第59-60页 |
·电荷泵和LPF的仿真与分析 | 第60-61页 |
·VCO的仿真与分析 | 第61-64页 |
·分频器的仿真与分析 | 第64-65页 |
·锁定检测电路的仿真与分析 | 第65-66页 |
·PLL系统整体电路的仿真与性能分析 | 第66-69页 |
·整体电路的仿真 | 第66-68页 |
·PLL电路的性能总结 | 第68-69页 |
第六章 结论与展望 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-77页 |
研究成果 | 第77页 |