| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·数据采集技术概述 | 第8-9页 |
| ·非均匀采样技术概述 | 第9-11页 |
| ·本论文的研究任务与主要工作 | 第11-13页 |
| 第二章 非均匀采样的理论基础 | 第13-26页 |
| ·均匀采样信号的基本理论 | 第13-18页 |
| ·奈奎斯特(Nyquist)采样定理 | 第13-15页 |
| ·带通采样定理 | 第15-16页 |
| ·模/数转换过程 | 第16-18页 |
| ·非均匀采样信号的基本理论 | 第18-25页 |
| ·非均匀采样的工程与数学模型 | 第18-20页 |
| ·非均匀采样信号的傅立叶分析法 | 第20-22页 |
| ·非均匀采样信号的时序分解 | 第22-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 高速采样信号的重构方法 | 第26-43页 |
| ·均匀采样下的周期信号重构 | 第26-37页 |
| ·数字内插的原理与数学模型 | 第26-28页 |
| ·正弦内插算法 | 第28-30页 |
| ·均匀高速采样信号的修正内插算法 | 第30-37页 |
| ·非均匀采样下的周期信号重构 | 第37-42页 |
| ·基本算法分析 | 第37-41页 |
| ·非均匀高速采样信号的修正内插算法 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 非均匀采样系统研制 | 第43-63页 |
| ·系统方案设计 | 第43-44页 |
| ·数据采集模块 | 第44-49页 |
| ·模拟信号输入电路设计 | 第45-46页 |
| ·并行ADC 电路设计 | 第46-49页 |
| ·信号处理模块 | 第49-61页 |
| ·Cyclone II 系列FPGA 的结构与特点 | 第49-52页 |
| ·FPGA 的电路与逻辑设计 | 第52-55页 |
| ·BlackFin 系列DSP 芯片的结构与特点 | 第55-58页 |
| ·DSP 的相关设计 | 第58-61页 |
| ·数据显示模块 | 第61-62页 |
| ·系统算法选择 | 第62页 |
| ·本章小结 | 第62-63页 |
| 第五章 系统调试与测试结果 | 第63-68页 |
| ·系统的软、硬件调试 | 第63-64页 |
| ·系统的测试结果 | 第64-67页 |
| ·本章小结 | 第67-68页 |
| 结束语 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 攻硕期间取得的研究成果 | 第73-74页 |