摘要 | 第1-5页 |
Abstract | 第5-12页 |
第1章 绪论 | 第12-18页 |
·红外焦平面技术发展概述 | 第12-13页 |
·红外焦平面阵列(IRFPA)分类 | 第13-17页 |
·根据制冷方式划分 | 第13-15页 |
·依照光辐射与物质相互作用原理划分 | 第15-16页 |
·按照结构形式划分 | 第16-17页 |
·论文主要内容及系统方案 | 第17-18页 |
第2章 红外探测器非均匀性校正 | 第18-34页 |
·非均匀性产生的原因 | 第18-20页 |
·器件自身的非均匀性 | 第18-19页 |
·器件工作状态引入的非均匀性 | 第19-20页 |
·与外界输入相关的非均匀性 | 第20页 |
·常用非均匀性校正算法 | 第20-29页 |
·一点校正法 | 第21页 |
·两点校正法 | 第21-22页 |
·多点定标分段线性校正 | 第22-23页 |
·时域高通滤波法 | 第23-24页 |
·传统人工神经网络算法 | 第24-27页 |
·排序均值垂直滤波算法 | 第27-29页 |
·改进的神经网络自适应算法及实现 | 第29-31页 |
·改进的均值滤波算法 | 第29-30页 |
·对步长值的估算 | 第30-31页 |
·试验结果与分析 | 第31-33页 |
·对估计的步长因子u分析 | 第31-32页 |
·对图像质量的评估 | 第32-33页 |
·小结 | 第33-34页 |
第3章 基于FPGA的红外图像存储和控制系统实现 | 第34-52页 |
·基于FPGA的数字系统设计 | 第34-37页 |
·FPGA概述 | 第34-35页 |
·FPGA设计流程 | 第35-37页 |
·Verilog HDL简介 | 第37页 |
·对DDR存储器控制的设计 | 第37-50页 |
·DDR SDRAM概述 | 第38-39页 |
·DDR SDRAM标准规范 | 第39-41页 |
·DDR SDRAM控制器 | 第41-46页 |
·DCM时钟管理器的设置 | 第46-48页 |
·FIFO缓存器的原理及设计 | 第48-50页 |
·仿真结果 | 第50-51页 |
·小结 | 第51-52页 |
第4章 红外图像增强算法在FPGA的实现 | 第52-64页 |
·非制冷探测器的技术指标 | 第52-55页 |
·UL03081介绍 | 第52-53页 |
·UL03081接口参数 | 第53-54页 |
·UL03081驱动时序要求 | 第54-55页 |
·图像增强算法的研究 | 第55-59页 |
·直方图法 | 第55-58页 |
·本文所使用的算法 | 第58-59页 |
·系统在硬件上的实现 | 第59-63页 |
·小结 | 第63-64页 |
第5章 系统调试 | 第64-70页 |
·Virtex-4~(TM) FX12开发板及显示卡的介绍 | 第64-67页 |
·Virtex-4~(TM) FX12开发板功能概述 | 第64-65页 |
·audio/vidoe card的介绍 | 第65-67页 |
·FPGA调试 | 第67-70页 |
·运行测试 | 第67-70页 |
第6章 总结与展望 | 第70-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-77页 |
攻读硕士期间发表的论文 | 第77页 |