首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于UVM的异构多核系统验证技术研究

致谢第7-8页
摘要第8-9页
abstract第9页
第1章 绪论第16-21页
    1.1 课题研究背景第16-19页
        1.1.1 异构多核片上系统技术第16-17页
        1.1.2 功能验证第17-18页
        1.1.3 功能验证技术的发展第18-19页
    1.2 国内外研究现状第19页
    1.3 课题来源第19-20页
    1.4 论文组织结构第20-21页
第2章 验证技术概述第21-28页
    2.1 系统级验证第21-24页
        2.1.1 系统级验证简介第21页
        2.1.2 系统级验证的实现方式第21-23页
        2.1.3 常用的系统级验证技术第23-24页
    2.2 UVM验证方法学第24-27页
        2.2.1 UVM验证平台的基本框架第24-25页
        2.2.2 UVM的运行机制第25-26页
        2.2.3 UVM验证平台可复用性的体现第26-27页
    2.3 本章小结第27-28页
第3章 基于异构多核系统的验证环境的设计与实现第28-67页
    3.1 目标系统简介第28-29页
    3.2 验证环境设计方案概述第29-34页
        3.2.1 验证需求分析第29-30页
        3.2.2 验证环境总体框架第30-32页
        3.2.3 验证环境通信方式第32-34页
    3.3 网络功能模型第34-41页
        3.3.1 通信组件建模策略第34-36页
        3.3.2 数据NFM的设计与实现第36-37页
        3.3.3 控制NFM的设计与实现第37-39页
        3.3.4 NFM的封装第39-41页
    3.4 网络接口功能模型第41-46页
        3.4.1 交互细节分析第41-43页
        3.4.2 ControllerNIFM第43-44页
        3.4.3 MemoryNIFM第44-46页
    3.5 网络接口验证组件第46-53页
        3.5.1 Controllerdriver和Memorydriver第46-49页
        3.5.2 Controllermonitor和Memorymonitor第49-51页
        3.5.3 Controllersequencer和Memorysequencer第51-52页
        3.5.4 Controlleragent和Memoryagent第52-53页
    3.6 测试套件第53-61页
        3.6.1 transaction第53-59页
        3.6.2 sequence第59-61页
        3.6.3 测试用例第61页
    3.7 自动化核对组件第61-64页
        3.7.1 参考模型第61-63页
        3.7.2 Scoreboard第63-64页
    3.8 覆盖率统计组件第64-66页
    3.9 本章小结第66-67页
第4章 测试与分析第67-78页
    4.1 测试目标与计划第67页
    4.2 测试流程与结果第67-77页
        4.2.1 准确性测试第67-72页
        4.2.2 随机测试第72-75页
        4.2.3 附加测试第75-76页
        4.2.4 错误测试第76-77页
    4.3 本章小结第77-78页
第5章 总结与展望第78-80页
    5.1 总结第78-79页
    5.2 展望第79-80页
参考文献第80-83页
攻读硕士学位期间的学术活动及成果情况第83-84页

论文共84页,点击 下载论文
上一篇:面向异构多核系统的层次化存储结构设计与优化
下一篇:QCA中的三输入逻辑综合及电路设计