中文摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-13页 |
1.1 课题研究背景意义 | 第8-9页 |
1.2 课题主要研究内容 | 第9-10页 |
1.3 国内外研究现状 | 第10-11页 |
1.4 论文的结构安排 | 第11-13页 |
第二章 基于 FPGA 的 IRIG-B 编码器的设计 | 第13-31页 |
2.1 IRIG-B 概念 | 第13-17页 |
2.1.1 串行时间码 | 第13-14页 |
2.1.2 IRIG-B 码格式 | 第14-16页 |
2.1.3 IRIG-B 相关概念介 | 第16-17页 |
2.2 IRIG-B 编码原理 | 第17-30页 |
2.2.1 输入输出模块 | 第17-20页 |
2.2.2 分频模块 | 第20页 |
2.2.3 时间提取模块 | 第20-24页 |
2.2.4 编码模块在 FPGA 中的实现 | 第24-30页 |
2.3 本章小结 | 第30-31页 |
第三章 基于FPGA的IRIG-B码发送电路的设计 | 第31-49页 |
3.1 扩频通信技术 | 第31-32页 |
3.2 数字调制 | 第32-48页 |
3.2.1 差分编码模块 | 第32-33页 |
3.2.2 扩频模块 | 第33-39页 |
3.2.2.1 伪随机序列相关概念 | 第33-34页 |
3.2.2.2 m 序列的产生原理 | 第34-36页 |
3.2.2.3 Gold 序列的产生原理 | 第36-37页 |
3.2.2.4 Gold 序列的产生 | 第37-38页 |
3.2.2.5 扩频调制 | 第38-39页 |
3.2.3 BPSK 调制模块 | 第39-48页 |
3.2.3.1 数字频率合成器 | 第39-43页 |
3.2.3.2 BPSK 调制的基本原理 | 第43-48页 |
3.3 本章小结 | 第48-49页 |
第四章 电路的仿真与调试 | 第49-54页 |
4.1 开发平台介绍 | 第49页 |
4.2 电路在FPGA中的实现及仿真 | 第49-54页 |
4.2.1 编码电路实现及仿真 | 第50-52页 |
4.2.2 发送电路实现及仿真 | 第52-54页 |
第五章 总结与展望 | 第54-55页 |
参考文献 | 第55-58页 |
致谢 | 第58-59页 |