摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第8-12页 |
1.1 课题研究背景 | 第8-10页 |
1.1.1 CMOS图像传感器的发展现状 | 第8-9页 |
1.1.2 数字水印技术的发展历史 | 第9-10页 |
1.2 课题主要研究内容和方向 | 第10-11页 |
1.3 论文章节安排 | 第11-12页 |
第二章 DCT原理及硬件电路设计 | 第12-29页 |
2.1 DCT简介 | 第12页 |
2.2 DCT原理及算法 | 第12-14页 |
2.2.1 1D FDCT/IDCT定义 | 第12-13页 |
2.2.2 2D FDCT/IDCT定义 | 第13-14页 |
2.2.3 行列分解法 | 第14页 |
2.3 1D FDCT/IDCT快速算法 | 第14-19页 |
2.3.1 1D FDCT快速算法 | 第14-18页 |
2.3.2 1D IDCT快速算法 | 第18-19页 |
2.4 FDCT/IDCT硬件电路设计 | 第19-26页 |
2.4.1 FDCT/IDCT总体结构 | 第19-20页 |
2.4.2 转置RAM | 第20页 |
2.4.3 1D FDCT运算单元 | 第20-22页 |
2.4.4 1D IDCT运算单元 | 第22-23页 |
2.4.5 常系数乘法器 | 第23-26页 |
2.5 FDCT/IDCT电路时序分析与功能仿真 | 第26-29页 |
2.5.1 FDCT/IDCT电路时序分析 | 第26页 |
2.5.2 FDCT电路功能仿真 | 第26-28页 |
2.5.3 IDCT电路功能仿真 | 第28-29页 |
第三章 基于DCT域的图像数字盲水印算法及其硬件实现 | 第29-60页 |
3.1 数字水印技术简介 | 第29-33页 |
3.1.1 数字水印的基本原理 | 第29-30页 |
3.1.2 数字水印的基本特征 | 第30-31页 |
3.1.3 数字水印的分类 | 第31-32页 |
3.1.4 针对数字水印的攻击手段 | 第32-33页 |
3.2 针对图像的DCT域数字水印算法 | 第33-39页 |
3.2.1 用于图像和视频版权保护的数字水印的基本要求 | 第33-34页 |
3.2.2 针对图像的典型数字水印算法 | 第34页 |
3.2.3 变换域水印算法的优势 | 第34-35页 |
3.2.4 DCT域水印算法原理 | 第35-36页 |
3.2.5 人类视觉系统与基于DCT域的Watson模型 | 第36-38页 |
3.2.6 针对图像的数字水印算法的评估方法 | 第38-39页 |
3.3 本文提出的DCT域水印算法及其验证 | 第39-55页 |
3.3.1 算法基本思想 | 第39页 |
3.3.2 水印图像的置乱 | 第39-41页 |
3.3.3 水印的嵌入 | 第41-42页 |
3.3.4 水印的提取 | 第42-43页 |
3.3.5 水印算法的验证方案 | 第43-47页 |
3.3.6 水印算法的性能验证 | 第47-50页 |
3.3.7 水印算法的抗攻击性验证 | 第50-55页 |
3.4 本文提出水印算法的硬件电路设计及功能仿真 | 第55-60页 |
3.4.1 水印嵌入算法硬件电路总体结构 | 第55-56页 |
3.4.2 水印嵌入模块 | 第56-58页 |
3.4.3 RGB_to_YCbCr模块和YCbCr_to_RGB模块 | 第58-59页 |
3.4.4 水印嵌入模块的功能仿真 | 第59-60页 |
第四章 水印算法硬件电路的FPGA验证 | 第60-67页 |
4.1 硬件验证平台的搭建 | 第60-64页 |
4.1.1 验证平台的构成 | 第60-61页 |
4.1.2 验证平台的数据流动 | 第61-64页 |
4.2 水印算法硬件电路的综合及FPGA验证效果 | 第64-67页 |
第五章 水印算法硬件电路的后端设计 | 第67-74页 |
5.1 逻辑综合 | 第67-70页 |
5.1.1 设计约束 | 第68-69页 |
5.1.2 IP模块的调用 | 第69-70页 |
5.1.3 综合结果 | 第70页 |
5.2 布局布线 | 第70-73页 |
5.2.1 布局布线流程 | 第70-71页 |
5.2.2 布局布线结果 | 第71-73页 |
5.3 静态时序分析和形式验证 | 第73-74页 |
第六章 总结和展望 | 第74-75页 |
参考文献 | 第75-78页 |
发表论文和参加科研情况说明 | 第78-79页 |
致谢 | 第79页 |