1.5Gsps高速信号采集存储系统设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-13页 |
| ·项目研究背景与意义 | 第11页 |
| ·项目研究内容 | 第11-12页 |
| ·论文内容 | 第12-13页 |
| 第二章 数据采集的基本原理 | 第13-16页 |
| ·采样定理 | 第13-14页 |
| ·低通信号采样定理 | 第13-14页 |
| ·带通信号采样定理 | 第14页 |
| ·混频的产生与消除方法 | 第14-16页 |
| 第三章 系统硬件电路设计 | 第16-27页 |
| ·系统整体设计方案 | 第16-17页 |
| ·数据采集模块设计 | 第17-24页 |
| ·模拟信号预处理单元 | 第17-19页 |
| ·模数转换实现单元 | 第19-24页 |
| ·数据存储模块设计 | 第24-27页 |
| 第四章 FPGA 设计 | 第27-46页 |
| ·FPGA 介绍 | 第27-38页 |
| ·FPGA 芯片介绍 | 第27页 |
| ·FPGA 设计流程 | 第27-29页 |
| ·FPGA 开发环境介绍 | 第29-38页 |
| ·FPGA 的配置芯片及配置方式 | 第38-41页 |
| ·FPGA 部分的功能描述 | 第41-42页 |
| ·数据存储部分个子模块的实现 | 第42-46页 |
| ·数据分裂单元 | 第42-43页 |
| ·数据存储单元 | 第43页 |
| ·地址计数器单元 | 第43-44页 |
| ·存储模块读使能控制单元 | 第44-46页 |
| 第五章 存储系统性能分析 | 第46-60页 |
| ·数据存储系统实现方案分析 | 第46-47页 |
| ·数据分裂单元功能仿真 | 第47-49页 |
| ·地址计数器单元功能仿真 | 第49-52页 |
| ·双端口RAM 功能实现的仿真 | 第52-55页 |
| ·存储模块读使能控制单元功能仿真 | 第55-60页 |
| 第六章 结束语 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 攻读硕士学位期间的研究成果 | 第64-65页 |