摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
1. 绪论 | 第13-25页 |
1.1 课题研究的意义 | 第13-15页 |
1.2 CMOS 集成电路的功耗来源 | 第15-17页 |
1.3 低功耗设计技术及发展方向综述 | 第17-23页 |
1.3.1 系统和算法级低功耗设计 | 第17-19页 |
1.3.2 RTL 级(寄存器传输级)低功耗技术、 | 第19-20页 |
1.3.3 逻辑(门)级和电路级低功耗技术 | 第20页 |
1.3.4 物理级的低功耗技术 | 第20-21页 |
1.3.5 当前低功耗技术的新发展 | 第21-23页 |
1.4 本文的结构和研究内容 | 第23-25页 |
2. 低功耗微控制器的功耗测量和分析 | 第25-35页 |
2.1 引言 | 第25-26页 |
2.2 微控制器功耗组成 | 第26-27页 |
2.3 MCU 常见的各种低功耗措施和效果评估 | 第27-30页 |
2.3.1 电源管理 | 第27-29页 |
2.3.2 外设门控时钟 | 第29页 |
2.3.3 时钟管理 | 第29-30页 |
2.3.4 低功耗模式下的存储器管理 | 第30页 |
2.4 影响功耗的各个因素 | 第30-34页 |
2.4.1 程序执行的地点ROM/RAM | 第30-31页 |
2.4.2 地址总线跳变 | 第31-33页 |
2.4.3 代码 | 第33-34页 |
2.5 微控制器低功耗改进思路 | 第34-35页 |
3. OC8051 内核的低功耗设计 | 第35-54页 |
3.1 OC8051 内核简介 | 第35-37页 |
3.1.1 MCS-51 单片机 | 第35页 |
3.1.2 OC8051 内核相对MCS-51 内核的改进 | 第35-37页 |
3.1.3 指令执行流程 | 第37页 |
3.2 功耗评估和 Power Prime | 第37-38页 |
3.3 OC8051 的低功耗设计 | 第38-53页 |
3.3.1 消除不定态 | 第39-41页 |
3.3.2 门控时钟 | 第41-46页 |
3.3.3 操作数分离 | 第46-51页 |
3.3.4 OC8051 CPU 低功耗设计总结 | 第51-53页 |
3.5 本章小结 | 第53-54页 |
4. 循环代码 cache 的集成方案 | 第54-73页 |
4.1 引言 | 第54-56页 |
4.2 循环代码的调度策略及定位 | 第56-60页 |
4.2.1 循环代码调度进cache 的策略 | 第56-58页 |
4.2.2 探测循环的方法 | 第58-60页 |
4.3 在微控制器平台上的应用探讨 | 第60-71页 |
4.3.1 调度策略和代码剖分方法的比较 | 第60-61页 |
4.3.2 应用方案 | 第61-67页 |
4.3.3 功耗评估 | 第67-71页 |
4.4 本章小结 | 第71-73页 |
5. 全文总结 | 第73-75页 |
5.1 本文研究内容总结 | 第73-74页 |
5.2 未来工作展望 | 第74-75页 |
参考文献 | 第75-79页 |
致谢 | 第79-80页 |
攻读学位期间发表的学术论文 | 第80页 |