基于OR1200微处理器的以太网数据传输系统设计及其FPGA实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 课题背景与意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-12页 |
1.3 研究内容与设计指标 | 第12页 |
1.3.1 研究内容 | 第12页 |
1.3.2 设计指标 | 第12页 |
1.4 论文结构 | 第12-14页 |
第二章 SoC系统开发相关技术 | 第14-36页 |
2.1 OR1200微处理器 | 第14-21页 |
2.1.1 基本架构 | 第14-17页 |
2.1.2 寻址模式 | 第17-18页 |
2.1.3 位和字节序 | 第18-19页 |
2.1.4 寄存器集 | 第19-20页 |
2.1.5 指令集 | 第20页 |
2.1.6 异常模型 | 第20-21页 |
2.2 WISHBONE总线 | 第21-28页 |
2.2.1 接口信号 | 第21-23页 |
2.2.2 互联类型 | 第23-24页 |
2.2.3 数据操作 | 第24-28页 |
2.3 以太网/IEEE 802.3标准 | 第28-32页 |
2.3.1 MAC子层 | 第28-29页 |
2.3.2 CSMA/CD协议 | 第29-30页 |
2.3.3 MⅡ接口 | 第30-32页 |
2.4 交叉编译环境 | 第32-34页 |
2.4.1 GNU工具链 | 第32页 |
2.4.2 make与Makefile文件 | 第32-33页 |
2.4.3 OR1KSIM仿真器 | 第33-34页 |
2.5 U-boot和Linux内核 | 第34-35页 |
2.5.1 U-boot | 第34-35页 |
2.5.2 Linux内核 | 第35页 |
2.6 本章小结 | 第35-36页 |
第三章 SoC系统整体实现方案 | 第36-44页 |
3.1 软硬件协同设计 | 第36-38页 |
3.2 系统设计方案 | 第38-42页 |
3.2.1 硬件架构 | 第39-41页 |
3.2.2 软件环境 | 第41-42页 |
3.3 系统开发工具 | 第42页 |
3.4 本章小结 | 第42-44页 |
第四章 系统的硬件架构设计 | 第44-76页 |
4.1 系统硬件架构 | 第44-46页 |
4.2 OR1200微处理器 | 第46-50页 |
4.3 Debug单元 | 第50-54页 |
4.4 WISHBONE总线 | 第54-57页 |
4.5 SDRAM控制器 | 第57-62页 |
4.6 FLASH控制器 | 第62-67页 |
4.7 UART16550 | 第67-70页 |
4.8 MAC控制器 | 第70-74页 |
4.9 系统综合 | 第74页 |
4.10 本章小结 | 第74-76页 |
第五章 系统的软件环境配置 | 第76-90页 |
5.1 GNU工具链搭建 | 第76-79页 |
5.1.1 GNU工具链的安装 | 第76-78页 |
5.1.2 程序测试 | 第78-79页 |
5.2 U-boot移植 | 第79-86页 |
5.2.1 源码目录结构 | 第79-80页 |
5.2.2 U-boot的移植 | 第80-85页 |
5.2.3 仿真验证 | 第85-86页 |
5.3 Linux内核移植 | 第86-88页 |
5.3.1 源码目录结构 | 第86-87页 |
5.3.2 Linux的移植 | 第87-88页 |
5.3.3 仿真验证 | 第88页 |
5.4 uImage镜像制作 | 第88-89页 |
5.5 本章小结 | 第89-90页 |
第六章 系统的FPGA测试验证 | 第90-96页 |
6.1 硬件平台 | 第90页 |
6.2 系统测试 | 第90-93页 |
6.2.1 Debug功能 | 第90-91页 |
6.2.2 U-boot系统 | 第91-92页 |
6.2.3 Linux系统 | 第92-93页 |
6.3 网络数据传输测试 | 第93页 |
6.4 结果分析 | 第93-94页 |
6.5 本章小结 | 第94-96页 |
第七章 总结与展望 | 第96-98页 |
7.1 总结 | 第96页 |
7.2 展望 | 第96-98页 |
参考文献 | 第98-100页 |
致谢 | 第100-102页 |
攻读硕士学位期间发表的论文 | 第102页 |