电流耦合型人体通信收发系统的设计及其FPGA实现
中文摘要 | 第1-3页 |
Abstract | 第3-7页 |
第一章 引言 | 第7-13页 |
·课题背景 | 第7页 |
·人体通信概述 | 第7-10页 |
·FPGA 和 Verilog HDL 的介绍 | 第10-11页 |
·课题来源和主要研究工作 | 第11-13页 |
第二章 人体通信收发系统的设计 | 第13-32页 |
·IBC 发送器的设计 | 第13-24页 |
·调制方式的选择 | 第14-16页 |
·2CPFSK 调制器的设计 | 第16-21页 |
·跳变检测器 | 第17页 |
·码速控制器 | 第17-18页 |
·DDS 的设计 | 第18-20页 |
·发送器的整体仿真 | 第20-21页 |
·低通滤波器的设计 | 第21-23页 |
·低通滤波器的选择 | 第21-22页 |
·Elliptic LPF 的设计 | 第22-23页 |
·V/I 转换电路的应用 | 第23-24页 |
·IBC 接收器的设计 | 第24-30页 |
·解调方式的选择 | 第24-25页 |
·前端硬件电路的设计 | 第25-29页 |
·2CPFSK 解调器的设计 | 第29-30页 |
·收发器的整体仿真 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 位同步提取电路的 ADPLL 设计 | 第32-45页 |
·位同步技术的介绍 | 第32-33页 |
·基于 FPGA 的 ADPLL 电路设计 | 第33-41页 |
·数字鉴相器的设计 | 第35-36页 |
·数字滤波器的设计 | 第36-38页 |
·数控振荡器的设计 | 第38-39页 |
·锁相检测器的设计 | 第39-40页 |
·分频器的设计 | 第40-41页 |
·ADPLL 的整体仿真 | 第41-43页 |
·ADPLL 的主要性能分析 | 第43-44页 |
·同步建立时间 | 第43页 |
·相位误差 | 第43-44页 |
·本章小结 | 第44-45页 |
第四章 人体通信收发系统的调试与实现 | 第45-55页 |
·硬件开发平台 | 第45-46页 |
·IBC 收发系统的调试 | 第46-54页 |
·IBC 发送器的调试 | 第46-47页 |
·IBC 接收器的调试 | 第47-50页 |
·IBC 收发系统的实现 | 第50-54页 |
·FPGA 资源整体使用情况 | 第54页 |
·本章小节 | 第54-55页 |
结论 | 第55-56页 |
参考文献 | 第56-59页 |
致谢 | 第59-60页 |
硕士学位期间发表的论文和研究项目情况 | 第60-61页 |
个人简历 | 第61页 |