基于FPGA的高性能网络处理卡的研究
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-16页 |
| ·课题背景介绍 | 第10-14页 |
| ·网络数据包处理技术的现状及趋势 | 第10-13页 |
| ·高性能网络处理卡的研究意义 | 第13-14页 |
| ·内容安排 | 第14-16页 |
| 第2章 总线主控 DMA 技术 | 第16-31页 |
| ·总线主控设计的研究 | 第18-21页 |
| ·BMD 体系结构介绍 | 第18-20页 |
| ·读写 DMA 操作 | 第20-21页 |
| ·PCI Express 设计组件 | 第21-23页 |
| ·Linux 软件的安装和使用 | 第23-28页 |
| ·驱动程序的编译和加载 | 第23-26页 |
| ·驱动程序的测试 | 第26-28页 |
| ·TLP 包 | 第28-31页 |
| 第3章 处理卡硬件系统介绍 | 第31-47页 |
| ·处理卡硬件整体结构 | 第31-33页 |
| ·以太网络数据包的发送与接收 | 第33-39页 |
| ·XC6VLX240TFF1156-1 网络接口 | 第34-36页 |
| ·以太网络数据包接收 | 第36-38页 |
| ·以太网络数据包发送 | 第38-39页 |
| ·外围扩展存储设备 | 第39-44页 |
| ·高性能网络处理卡 PCI Express 通道 | 第44-45页 |
| ·JTAG 接口和电源 | 第45-47页 |
| 第4章 处理卡软件系统设计 | 第47-81页 |
| ·软件系统的总体结构 | 第47-50页 |
| ·FPGA 底层逻辑控制设计 | 第50-63页 |
| ·PCI Express 逻辑控制模块 | 第50-55页 |
| ·以太网络数据包过滤模块及相关 FIFO | 第55-58页 |
| ·TEMAC 逻辑控制模块 | 第58-63页 |
| ·PC 上位机端软件设计 | 第63-81页 |
| ·PCI Express 驱动程序 | 第63-65页 |
| ·上层应用程序 | 第65-74页 |
| ·API 函数 | 第74-81页 |
| 第5章 结论与展望 | 第81-83页 |
| 参考文献 | 第83-85页 |
| 攻读学位期间的研究成果 | 第85-86页 |
| 致谢 | 第86页 |