首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文

面向HEVC的高性能运动估计VLSI设计

摘要第1-8页
ABSTRACT第8-16页
第一章 绪论第16-26页
   ·数字视频技术发展现状第16-22页
     ·数字视频发展第16-17页
     ·数字视频编码标准第17-21页
     ·运动估计算法及结构发展现状第21-22页
   ·课题的研究意义第22-24页
     ·HEVC 提出新的要求第22-23页
     ·传统 VLSI 架构的局限性第23-24页
   ·课题的研究目标和研究内容第24-26页
     ·课题的研究目标第24-25页
     ·课题的研究内容第25-26页
第二章 运动估计及 HEVC 概述第26-43页
   ·运动估计第26-31页
     ·运动估计概述第26-27页
     ·块匹配运动估计算法第27-30页
     ·块匹配运动估计架构第30-31页
   ·HEVC 视频编码标准第31-39页
     ·HEVC 视频编码架构第32-33页
     ·HEVC 基本编码单位第33-35页
     ·HEVC 编码主要结构第35-39页
   ·HEVC 运动估计第39-42页
     ·HEVC 运动估计介绍第39-40页
     ·HEVC 运动估计算法第40-41页
     ·HEVC 运动估计实现的硬件架构第41-42页
   ·本章小结第42-43页
第三章 HEVC 运动估计 VLSI 架构设计第43-70页
   ·总体架构第43-46页
     ·VLSI 架构框图与模块划分第43-45页
     ·各模块主要功能概述第45-46页
   ·SAD 运算核心及其加法树第46-60页
     ·基于 RBSG 的全搜索 ME第47-53页
     ·SAD 运算核心模块总体架构第53-58页
     ·加法树结构第58-60页
   ·参考帧数据片上缓存设计第60-65页
     ·基于第二层数据复用的扫描策略第60-62页
     ·片上缓存设置第62-63页
     ·片上缓存读写策略第63-65页
   ·大 PU 的 SAD 运算第65-67页
     ·大 PU 的 SAD 运算 VLSI 架构框图第65-66页
     ·SAD 的 MEM 缓存及加法树第66-67页
   ·RD 代价计算及预测实现输出模块第67-69页
     ·RD 代价计算模块第67-69页
     ·匹配块选择及输出第69页
   ·本章小结第69-70页
第四章 架构实现及性能分析第70-78页
   ·仿真与验证第70-72页
     ·验证方案第70-71页
     ·系统仿真结果第71-72页
   ·综合第72-73页
   ·物理实现第73-75页
     ·版图布局规划第73页
     ·时序相关分析第73-75页
     ·功耗分析第75页
   ·性能分析第75-77页
   ·本章小结第77-78页
第五章 总结与展望第78-80页
   ·主要工作与创新点第78-79页
     ·主要工作第78-79页
     ·创新点第79页
   ·后续研究工作第79-80页
参考文献第80-84页
致谢第84-85页
攻读硕士学位期间已发表或录用的论文第85页

论文共85页,点击 下载论文
上一篇:高性能可重构离散小波变换加速器的结构设计
下一篇:跨设备的自然交互方式研究--以富内容演示系统设计为例