面向HEVC的高性能运动估计VLSI设计
摘要 | 第1-8页 |
ABSTRACT | 第8-16页 |
第一章 绪论 | 第16-26页 |
·数字视频技术发展现状 | 第16-22页 |
·数字视频发展 | 第16-17页 |
·数字视频编码标准 | 第17-21页 |
·运动估计算法及结构发展现状 | 第21-22页 |
·课题的研究意义 | 第22-24页 |
·HEVC 提出新的要求 | 第22-23页 |
·传统 VLSI 架构的局限性 | 第23-24页 |
·课题的研究目标和研究内容 | 第24-26页 |
·课题的研究目标 | 第24-25页 |
·课题的研究内容 | 第25-26页 |
第二章 运动估计及 HEVC 概述 | 第26-43页 |
·运动估计 | 第26-31页 |
·运动估计概述 | 第26-27页 |
·块匹配运动估计算法 | 第27-30页 |
·块匹配运动估计架构 | 第30-31页 |
·HEVC 视频编码标准 | 第31-39页 |
·HEVC 视频编码架构 | 第32-33页 |
·HEVC 基本编码单位 | 第33-35页 |
·HEVC 编码主要结构 | 第35-39页 |
·HEVC 运动估计 | 第39-42页 |
·HEVC 运动估计介绍 | 第39-40页 |
·HEVC 运动估计算法 | 第40-41页 |
·HEVC 运动估计实现的硬件架构 | 第41-42页 |
·本章小结 | 第42-43页 |
第三章 HEVC 运动估计 VLSI 架构设计 | 第43-70页 |
·总体架构 | 第43-46页 |
·VLSI 架构框图与模块划分 | 第43-45页 |
·各模块主要功能概述 | 第45-46页 |
·SAD 运算核心及其加法树 | 第46-60页 |
·基于 RBSG 的全搜索 ME | 第47-53页 |
·SAD 运算核心模块总体架构 | 第53-58页 |
·加法树结构 | 第58-60页 |
·参考帧数据片上缓存设计 | 第60-65页 |
·基于第二层数据复用的扫描策略 | 第60-62页 |
·片上缓存设置 | 第62-63页 |
·片上缓存读写策略 | 第63-65页 |
·大 PU 的 SAD 运算 | 第65-67页 |
·大 PU 的 SAD 运算 VLSI 架构框图 | 第65-66页 |
·SAD 的 MEM 缓存及加法树 | 第66-67页 |
·RD 代价计算及预测实现输出模块 | 第67-69页 |
·RD 代价计算模块 | 第67-69页 |
·匹配块选择及输出 | 第69页 |
·本章小结 | 第69-70页 |
第四章 架构实现及性能分析 | 第70-78页 |
·仿真与验证 | 第70-72页 |
·验证方案 | 第70-71页 |
·系统仿真结果 | 第71-72页 |
·综合 | 第72-73页 |
·物理实现 | 第73-75页 |
·版图布局规划 | 第73页 |
·时序相关分析 | 第73-75页 |
·功耗分析 | 第75页 |
·性能分析 | 第75-77页 |
·本章小结 | 第77-78页 |
第五章 总结与展望 | 第78-80页 |
·主要工作与创新点 | 第78-79页 |
·主要工作 | 第78-79页 |
·创新点 | 第79页 |
·后续研究工作 | 第79-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-85页 |
攻读硕士学位期间已发表或录用的论文 | 第85页 |