基于DSP+FPGA的多接口视频处理器研究
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 引言 | 第7-13页 |
| ·论文研究背景 | 第7页 |
| ·视频处理器发展现状 | 第7-10页 |
| ·论文研究意义 | 第10页 |
| ·论文主要研究内容 | 第10-13页 |
| 第二章 系统相关技术分析 | 第13-21页 |
| ·数字图像处理基础 | 第13-18页 |
| ·彩色图像基础 | 第14-16页 |
| ·电视信号 | 第16-18页 |
| ·视频处理器的特性 | 第18-19页 |
| ·外部存储器介绍 | 第19-21页 |
| 第三章 视频处理器硬件设计方案 | 第21-37页 |
| ·系统主处理器选择 | 第21-22页 |
| ·系统总体设计方案 | 第22-23页 |
| ·系统电源模块设计 | 第23-25页 |
| ·系统多接口扩展 | 第25-34页 |
| ·Camera Link 接口 | 第25-28页 |
| ·SDRAM 接口 | 第28-30页 |
| ·模拟视频接口 | 第30-31页 |
| ·数字视频接口 | 第31-33页 |
| ·PS/2 接口 | 第33-34页 |
| ·视频处理器的 PCB 设计 | 第34-37页 |
| 第四章 基于 FPGA 的视频处理模块设计 | 第37-55页 |
| ·FPGA 芯片简介 | 第37-39页 |
| ·系统接口模块的 FPGA 控制 | 第39-49页 |
| ·视频编解码模块的 FPGA 控制 | 第39-41页 |
| ·外部存储器 SDRAM 的 FPGA 控制 | 第41-49页 |
| ·视频处理算法的 FPGA 实现 | 第49-55页 |
| ·视频图像中值滤波 | 第49-52页 |
| ·视频叠加模块 | 第52-55页 |
| 第五章 基于 DSP 的视频处理模块设计 | 第55-67页 |
| ·DSP 芯片简介 | 第55-58页 |
| ·TMS320C6455 的 EMIF 接口 | 第58-60页 |
| ·TMS320C6455 的加载模式 | 第60-65页 |
| ·FLASH 加载 | 第61-62页 |
| ·主机加载 | 第62-63页 |
| ·SRIO 加载 | 第63-64页 |
| ·I2C 加载 | 第64-65页 |
| ·FPGA 与 DSP 间的通信 | 第65-67页 |
| 第六章 总结与展望 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 发表或已录用学术论文 | 第73-75页 |
| 致谢 | 第75页 |