基于SiGe BiCMOS工艺的高速、低功耗分频器设计
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 引言 | 第11-18页 |
·技术背景 | 第11-12页 |
·频率合成器与分频器简介 | 第12-14页 |
·SiGeBiCMOS技术简介 | 第14-16页 |
·论文的主要工作 | 第16页 |
·论文的组织结构 | 第16-18页 |
2 分频器的结构分析 | 第18-31页 |
·分频器的基本结构 | 第18页 |
·预分频器的结构分类 | 第18-23页 |
·基于动态逻辑的预分频器 | 第19-21页 |
·基于双模分频器级联的预分频器 | 第21-22页 |
·基于异步逻辑的预分频器 | 第22页 |
·基于相位开关的预分频器 | 第22-23页 |
·二分频器的实现方式 | 第23-29页 |
·再生型二分频器 | 第24-25页 |
·高速D触发器 | 第25-29页 |
·程序分频器 | 第29-30页 |
·分频器的结构选择 | 第30-31页 |
3 分频器的具体设计 | 第31-59页 |
·电路设计的环境介绍 | 第31页 |
·工具环境 | 第31页 |
·工艺环境 | 第31页 |
·电路设计要求 | 第31-32页 |
·前置预分频器的电路设计 | 第32-48页 |
·异步连接的D触发器 | 第34-37页 |
·同步连接的D触发器 | 第37-39页 |
·输出缓冲器 | 第39-41页 |
·偏置电路 | 第41-44页 |
·除频控制信号逻辑控制门 | 第44-46页 |
·双模前置预分频器的整体电路结构及仿真 | 第46-48页 |
·程序分频器的电路设计 | 第48-57页 |
·计数器的设计原理 | 第49-51页 |
·可预置计数器的设计 | 第51-54页 |
·程序分频器逻辑控制部分 | 第54-55页 |
·程序分频器的总体电路及仿真 | 第55-57页 |
·分频器的总体电路及仿真 | 第57-59页 |
4 分频器的版图设计及电路的后仿真 | 第59-65页 |
·版图设计的一些考虑因素 | 第59-61页 |
·分频器版图 | 第61-62页 |
·分频器电路的后仿真 | 第62-65页 |
5 结论 | 第65-66页 |
参考文献 | 第66-68页 |
作者简历 | 第68-70页 |
学位论文数据集 | 第70页 |