高速电路设计与信号完整性分析
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·信号完整性问题出现的背景 | 第7-8页 |
·信号完整性的基本问题 | 第8-9页 |
·研究现状 | 第9-10页 |
·本文的结构框架和主要内容 | 第10-13页 |
第二章 高速电路信号完整性的基本理论 | 第13-25页 |
·高速电路的定义 | 第13-14页 |
·高速电路信号完整性问题的分析方法 | 第14-15页 |
·电磁场理论 | 第15-17页 |
·传输线理论 | 第17-21页 |
·传输线的定义和分析 | 第17-18页 |
·均匀传输线的等效电路模型及方程 | 第18-20页 |
·均匀传揄线的传揄特性参数 | 第20-21页 |
·常见的PCB传输线 | 第21-23页 |
·微带线 | 第22-23页 |
·带状线 | 第23页 |
·本章小节 | 第23-25页 |
第三章 端接与反射分析 | 第25-33页 |
·产生反射的原因 | 第25页 |
·单端端接技术 | 第25-29页 |
·简单的并行端接 | 第26页 |
·戴维宁并行端接 | 第26-27页 |
·主动并行端接 | 第27页 |
·AC并行端接 | 第27-28页 |
·二极管并行端接 | 第28-29页 |
·串行端接 | 第29页 |
·仿真分析 | 第29-31页 |
·本章小节 | 第31-33页 |
第四章 信号的串扰研究与仿真 | 第33-43页 |
·近端串扰和远端串扰 | 第33-34页 |
·容性串扰和感性串扰 | 第34-38页 |
·容性串扰 | 第34-36页 |
·感性串扰 | 第36-37页 |
·总串扰 | 第37-38页 |
·上升时间对串扰影响 | 第38-39页 |
·不同端接方式下的串扰的仿真分析 | 第39-41页 |
·减小串扰的方法 | 第41页 |
·本章小结 | 第41-43页 |
第五章 高速PCB设计实例及仿真分析 | 第43-51页 |
·整板的信号完整性分析 | 第43-45页 |
·干扰网络 | 第45-47页 |
·BOARDSIM的串扰仿真分析 | 第47-48页 |
·电磁兼容性仿真分析 | 第48-50页 |
·本章小结 | 第50-51页 |
第六章 电源噪声分析 | 第51-58页 |
·电源噪声的起因 | 第51-54页 |
·同步开关噪声分析 | 第54-57页 |
·同步开关噪声的起因 | 第54-55页 |
·芯片内部开关噪声 | 第55-56页 |
·芯片外部开关噪声 | 第56-57页 |
·本章小结 | 第57-58页 |
第七章 总结与展望 | 第58-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-62页 |
研究成果 | 第62-63页 |