| 第一章 概述 | 第1-19页 |
| ·视频编解码技术标准的出现 | 第12页 |
| ·视频编解码技术标准的发展及应用 | 第12-16页 |
| ·视频编解码技术各标准的比较 | 第16-18页 |
| ·论文的主要内容 | 第18-19页 |
| 第二章 视频编解码的原理及流程 | 第19-27页 |
| ·视频编码的基本概念及原理 | 第19-24页 |
| ·视频编码流的层次 | 第19-20页 |
| ·RGB与 YCbCr | 第20-21页 |
| ·视频编码各主要模块的功能 | 第21-24页 |
| ·视频编码的基本流程 | 第24-25页 |
| ·视频解码的基本流程 | 第25-27页 |
| 第三章 H.264/AVS中的插值与加权预测 | 第27-40页 |
| ·基本概念 | 第27-30页 |
| ·运动补偿 | 第30-31页 |
| ·插值算法 | 第31-36页 |
| ·H.264的插值算法 | 第31-34页 |
| ·AVS的插值算法 | 第34-36页 |
| ·加权预测算法 | 第36-40页 |
| ·H.264的加权预测算法 | 第36-39页 |
| ·H.264的加权预测工作流程 | 第36页 |
| ·H.264的加权预测算法描述 | 第36-39页 |
| ·AVS的加权预测算法 | 第39-40页 |
| 第四章 H.264/AVS中的插值与加权预测的硬件实现 | 第40-52页 |
| ·用 Verilog HDL实现硬件设计的注意事项和设计技巧 | 第40-46页 |
| ·插值与加权预测的总体硬件结构和工作流程 | 第46-48页 |
| ·插值与加权预测的实现难点 | 第48-49页 |
| ·周期分析 | 第49-51页 |
| ·Xilinx ISE的综合结果分析 | 第51-52页 |
| 结束语 | 第52-53页 |
| 参考文献 | 第53-54页 |