基于TMS320DM642的四路实时音视频压缩卡的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·研究背景和意义 | 第8页 |
| ·视频监控系统的发展概况 | 第8-10页 |
| ·本文主要工作 | 第10-12页 |
| 第二章 音视频压缩标准发展概况和DSP相关技术 | 第12-21页 |
| ·引言 | 第12页 |
| ·视频压缩标准发展概况 | 第12-15页 |
| ·H.26X系列标准 | 第13-14页 |
| ·MPEG系列标准 | 第14-15页 |
| ·DSP相关技术 | 第15-20页 |
| ·DSP的相关技术 | 第15页 |
| ·TMS320DM642介绍 | 第15-20页 |
| ·DM642内核 | 第17页 |
| ·DM642两级缓存机制 | 第17页 |
| ·EDMA控制器 | 第17-18页 |
| ·EMIF接口 | 第18页 |
| ·Video接口 | 第18页 |
| ·McASP接口 | 第18-19页 |
| ·McBSP接口 | 第19页 |
| ·PCI接口 | 第19页 |
| ·HPI接口 | 第19页 |
| ·EMAC接口 | 第19-20页 |
| ·通用I/O端口GPIO | 第20页 |
| ·本章小结 | 第20-21页 |
| 第三章 音视频压缩卡的硬件设计 | 第21-42页 |
| ·系统硬件框架和工作流程 | 第21-22页 |
| ·电源管理模块设计 | 第22-25页 |
| ·DSP供电电路 | 第22-24页 |
| ·外围供电电路 | 第24-25页 |
| ·DSP电路设计 | 第25-33页 |
| ·系统时钟模块 | 第25-26页 |
| ·EMIF内存扩展模块 | 第26-30页 |
| ·S DRAM存储器 | 第27-28页 |
| ·SDRAM与DM642的连接 | 第28页 |
| ·SDRAM存储器的操作 | 第28-30页 |
| ·系统配置模块 | 第30-31页 |
| ·芯片启动模式 | 第31页 |
| ·芯片结点(Endian)模式 | 第31页 |
| ·EMIF输入时钟 | 第31页 |
| ·PCI EEPROM初始化模式 | 第31页 |
| ·PCI频率选择 | 第31页 |
| ·PCI/HPI/EMAC模块 | 第31-33页 |
| ·外围电路的设计 | 第33-42页 |
| ·ⅡC总线 | 第34-35页 |
| ·视频模块及视频采集电路 | 第35-39页 |
| ·视频模块 | 第35-37页 |
| ·视频采集电路的设计 | 第37-39页 |
| ·音频模块 | 第39-42页 |
| ·音频采集电路 | 第39-41页 |
| ·音频监听电路 | 第41-42页 |
| 第四章 高速PCB板的设计 | 第42-48页 |
| ·器件布局 | 第42页 |
| ·PCB的电磁兼容问题 | 第42-43页 |
| ·高速PCB板的分层设计 | 第43-44页 |
| ·模数混合PCB板的元件布局布线原则 | 第44页 |
| ·去耦电容的配置 | 第44-45页 |
| ·BGA技术与布线策略 | 第45-46页 |
| ·高频部分的注意事项 | 第46-48页 |
| 第五章 系统硬件的时序分析与调试 | 第48-53页 |
| ·系统硬件的时序分析 | 第48-52页 |
| ·同步存储器电路的时序分析 | 第48-49页 |
| ·PCI接口电路的时序分析 | 第49-50页 |
| ·Video端口电路的时序分析 | 第50-51页 |
| ·McASP端口电路的时序分析 | 第51-52页 |
| ·电路调试 | 第52-53页 |
| 第六章 音视频压缩卡的测试及应用 | 第53-58页 |
| ·系统测试 | 第53-57页 |
| ·硬件环境 | 第53-54页 |
| ·软件环境 | 第54页 |
| ·测试指标及结果 | 第54-57页 |
| ·音视频压缩卡的应用 | 第57-58页 |
| 第七章 总结和展望 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61-62页 |
| 附录 | 第62-70页 |
| 个人简历 | 第70页 |