| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 第一章 软件无线电技术绪论 | 第6-12页 |
| ·软件无线电技术发展历史 | 第6-7页 |
| ·软件无线电结构 | 第7-10页 |
| ·一般无线电接收机的结构 | 第8页 |
| ·软件无线电系统结构(SRA,SOFTWARE RADIO ARCHITECTURE) | 第8-10页 |
| ·本文的主要工作 | 第10-12页 |
| 第二章 软件无线电硬件工作原理 | 第12-25页 |
| ·天线 | 第12页 |
| ·射频前端电路和器件 | 第12-15页 |
| ·抗混叠带通滤波器 | 第13-14页 |
| ·宽带放大器 | 第14-15页 |
| ·数模/模数变换器(ADC/DAC) | 第15-18页 |
| ·数字上/下变频器(DUC/DDC) | 第18-23页 |
| ·下变频器中的NCO | 第19-20页 |
| ·半带滤波器HBF(HALF BAND FILTER) | 第20-21页 |
| ·CIC滤波器(CASCADED INTEGRATOR_COMB FILTER) | 第21-23页 |
| ·软件无线电中常用的可编程数字信号处理器件 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 软件无线电硬件平台实现 | 第25-48页 |
| ·硬件平台简述 | 第25-26页 |
| ·主要器件简要介绍 | 第26-31页 |
| ·DSP | 第26-27页 |
| ·数字上变频器DUC | 第27-28页 |
| ·数字下变频器DDC | 第28-29页 |
| ·FPGA | 第29-30页 |
| ·其它器件 | 第30-31页 |
| ·硬件中频具体描述 | 第31-40页 |
| ·中频系统数字部分 | 第31-38页 |
| ·信号处理流程 | 第32-33页 |
| ·主要器件内部资源使用情况和功能 | 第33-38页 |
| ·中频模拟部分 | 第38-39页 |
| ·中频电路板图及实测结果 | 第39-40页 |
| ·射频部分 | 第40-43页 |
| ·发射通道 | 第40-41页 |
| ·接收通道 | 第41-42页 |
| ·频率合成模块 | 第42页 |
| ·整体系统实物图及实测信号 | 第42-43页 |
| ·主要存在的问题 | 第43-47页 |
| ·功耗问题 | 第43-46页 |
| ·DSP功耗 | 第44-45页 |
| ·FPGA功耗 | 第45页 |
| ·其它器件功耗 | 第45-46页 |
| ·小数分频问题 | 第46-47页 |
| ·射频发送通道非线性 | 第47页 |
| ·本章小结 | 第47-48页 |
| 第四章 自适应跳频GMSK通讯平台软件配置 | 第48-64页 |
| ·自适应跳频技术概述 | 第48-50页 |
| ·GMSK基本原理 | 第50-52页 |
| ·GMSK发送 | 第50-52页 |
| ·GMSK非相干接收 | 第52页 |
| ·自适应跳频GMSK收发机的具体工作流程 | 第52-62页 |
| ·系统程序引导 | 第53-54页 |
| ·DSP外围接口设备初始化 | 第54-57页 |
| ·可配置器件初始化 | 第57-60页 |
| ·数字上变频HSP50215 | 第57-58页 |
| ·数字下变频HSP50214 | 第58-60页 |
| ·自适应跳频主流程 | 第60-62页 |
| ·实测信号频谱 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第五章 总结和展望 | 第64-71页 |
| ·低功耗平台设计 | 第64-66页 |
| ·DSP(TMS320VC5510) | 第64-65页 |
| ·FPGA(EP1C4) | 第65页 |
| ·数字下变频器(AD6624) | 第65-66页 |
| ·其它 | 第66页 |
| ·频率合成问题 | 第66-68页 |
| ·线性信道 | 第68-69页 |
| ·线性信道机结构 | 第68页 |
| ·数字预失真技术 | 第68-69页 |
| ·总结 | 第69-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-73页 |