中文摘要 | 第1-4页 |
英文摘要 | 第4-8页 |
第一章 绪论 | 第8-14页 |
1.1 扩频通信技术的发展及应用 | 第8-9页 |
1.1.1 扩频通信技术概述 | 第8页 |
1.1.2 扩频通信技术的发展及应用 | 第8-9页 |
1.2 基于ASIC技术的扩频芯片国内外研究现状 | 第9-12页 |
1.2.1 可编程逻辑技术的发展 | 第9-11页 |
1.2.2 扩频芯片国内外研究现状 | 第11-12页 |
1.3 基于EDA技术的FPGA应用前景 | 第12-13页 |
1.4 论文主要研究内容与思路 | 第13-14页 |
第二章 扩频通信系统的基本理论及开发平台简介 | 第14-25页 |
2.1 扩频通信系统基本原理 | 第14-15页 |
2.2 直接序列扩展频谱系统(DS-SS) | 第15-16页 |
2.3 扩展频谱信号的相关解扩 | 第16-17页 |
2.4 扩展频谱信号的基带调制与解调 | 第17-19页 |
2.4.1 QPSK调制系统 | 第17-18页 |
2.4.2 DQPSK解调 | 第18-19页 |
2.5 扩频通信系统中的同步 | 第19-20页 |
2.6 系统开发语言VHDL简介 | 第20-21页 |
2.7 Xilinx公司的ISE开发系统 | 第21-23页 |
2.8 FPGA芯片的选择 | 第23-24页 |
2.9 本章小结 | 第24-25页 |
第三章 系统设计与实现 | 第25-51页 |
3.1 系统总体设计简介 | 第25-26页 |
3.1.1 发射子系统 | 第25页 |
3.1.2 接收子系统 | 第25-26页 |
3.2 系统功能分析与模块划分 | 第26-28页 |
3.2.1 系统模块图 | 第26-27页 |
3.2.2 模块功能划分 | 第27-28页 |
3.2.3 系统的主要参数 | 第28页 |
3.3 发射子系统设计与实现 | 第28-39页 |
3.3.1 输入处理器模块的设计和实现 | 第28-29页 |
3.3.2 差分编码器的设计与实现 | 第29-32页 |
3.3.3 PN码频谱扩展器设计与实现 | 第32-34页 |
3.3.4 数控振荡器NCO设计与实现 | 第34-37页 |
3.3.5 QPSK调制器设计与实现 | 第37-39页 |
3.4 接收子系统设计与实现 | 第39-49页 |
3.4.1 下变频器模块的设计和实现 | 第39-41页 |
3.4.2 匹配滤波器模块的设计和实现 | 第41-44页 |
3.4.3 差分解调器模块的设计和实现 | 第44-46页 |
3.4.4 输出处理器模块的设计和实现 | 第46-48页 |
3.4.5 频率控制器(AFC)模块的设计和实现 | 第48-49页 |
3.5 系统的顶层SCH输入图 | 第49-50页 |
3.6 本章小结 | 第50-51页 |
第四章 系统调试总结 | 第51-62页 |
4.1 自顶向下的系统设计方法 | 第51-52页 |
4.2 FPGA设计中的流水线设计方法 | 第52页 |
4.3 FPGA设计中的同步问题 | 第52-56页 |
4.4 功能测试中的若干问题及解决方法 | 第56-57页 |
4.5 调试中的其它问题及解决方法 | 第57-59页 |
4.6 VHDL语言和ISE 4开发平台的使用经验 | 第59-60页 |
4.7 ISE 4对系统进行布局布线后设计总结 | 第60-61页 |
4.8 本章小结 | 第61-62页 |
第五章 结论与展望 | 第62-64页 |
5.1 本文工作总结 | 第62-63页 |
5.2 今后工作展望 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67-68页 |
攻读硕士学位期间完成的论文 | 第68页 |