开放的嵌入式SOPC平台设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-19页 |
| ·研究背景和意义 | 第10-13页 |
| ·SOPC实现方案 | 第13-15页 |
| ·关键技术及其研究现状 | 第15-18页 |
| ·硬件平台设计技术 | 第15-16页 |
| ·多总线架构技术 | 第16-17页 |
| ·实时操作系统 | 第17-18页 |
| ·主要研究工作 | 第18-19页 |
| 第二章 嵌入式SOPC开发平台设计的相关知识 | 第19-31页 |
| ·软硬件协同验证流程 | 第19-20页 |
| ·OpenRISC1200的简介 | 第20-21页 |
| ·Wishbone总线介绍 | 第21-24页 |
| ·JTAG协议介绍 | 第24-25页 |
| ·存储器介绍 | 第25-26页 |
| ·嵌入式软件开发环境 | 第26-28页 |
| ·实时嵌入式操作系统 | 第28-29页 |
| ·实时操作系统功能 | 第28-29页 |
| ·μC/OS-Ⅱ简介 | 第29页 |
| ·本章小结 | 第29-31页 |
| 第三章 嵌入式SOPC硬件平台设计与实现 | 第31-55页 |
| ·Wishbone双总线设计与实现 | 第31-34页 |
| ·符合JTAG协议的调试系统设计与实现 | 第34-38页 |
| ·调试系统硬件实现 | 第34-37页 |
| ·调试系统软件实现 | 第37-38页 |
| ·SRAM接口设计与实现 | 第38-41页 |
| ·FLASH控制器的实现以及烧写FLASH | 第41-45页 |
| ·FLASH控制器的硬件设计与实现 | 第41-42页 |
| ·通过JTAG烧写FLASH | 第42-45页 |
| ·SDRAM控制器的设计与实现 | 第45-49页 |
| ·SDRAM内部结构与控制时序 | 第45-47页 |
| ·SDRAM控制器的实现 | 第47-49页 |
| ·UART控制器的设计与实现 | 第49-51页 |
| ·UART16550 IP Core介绍 | 第49-50页 |
| ·UART控制器的实现 | 第50-51页 |
| ·软硬件系统协同验证 | 第51-53页 |
| ·本章小结 | 第53-55页 |
| 第四章 基于OR1200的μC/OS-Ⅱ的移植 | 第55-71页 |
| ·μC/OS-Ⅱ移植可行性分析 | 第55-56页 |
| ·μC/OS-Ⅱ工作原理 | 第56-58页 |
| ·μC/OS-Ⅱ在OR1200上的移植 | 第58-66页 |
| ·基本配置和定义 | 第58-60页 |
| ·与处理器相关的移植工作 | 第60-66页 |
| ·μC/OS-Ⅱ移植中注意的问题 | 第66-68页 |
| ·定时器设置问题 | 第66-67页 |
| ·Makefile的编写 | 第67-68页 |
| ·μC/OS-Ⅱ移植后的测试 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 第五章 总结与展望 | 第71-73页 |
| ·工作总结 | 第71页 |
| ·工作展望 | 第71-73页 |
| 参考文献 | 第73-78页 |
| 硕士期间发表的论文 | 第78-79页 |
| 致谢 | 第79页 |