LED显示屏嵌入式集中控制系统的研究与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-16页 |
| ·现今 LED 显示屏控制系统概述 | 第12-13页 |
| ·LED 显示屏控制系统的发展趋势 | 第13-14页 |
| ·精简型集中控制系统的提出及其创新点 | 第14-15页 |
| ·论文主要内容及组织结构 | 第15-16页 |
| 第二章 接口技术研究及应用 | 第16-20页 |
| ·高带宽长距离的数据传输解决方案 | 第16-17页 |
| ·低成本大容量的存储器 SDRAM | 第17-18页 |
| ·高带宽数字视频的通用接口DVI | 第18页 |
| ·通用串行控制接口RS232 | 第18-19页 |
| ·扫描输出接口 SPI | 第19页 |
| ·I~2C 接口的存储器E~2PROM | 第19-20页 |
| 第三章 系统整体设计 | 第20-28页 |
| ·精简控制系统架构与工作原理 | 第20-22页 |
| ·控制器与扫描器的硬件结构框图 | 第22-23页 |
| ·功能芯片选型 | 第23-28页 |
| ·主控芯片 | 第23-24页 |
| ·FPGA 配置芯片XCF01S | 第24-25页 |
| ·千兆以太网物理层收发芯片RTL8212F | 第25-26页 |
| ·SDRAM 芯片EM638325 | 第26-27页 |
| ·DVI 接收芯片TFP201A | 第27页 |
| ·其它通用功能芯片 | 第27-28页 |
| 第四章 控制器与扫描器的硬件电路设计 | 第28-44页 |
| ·高频电路信号完整性研究与实现 | 第28-31页 |
| ·影响信号完整性的因素 | 第28-29页 |
| ·反射噪声的抑制 | 第29-30页 |
| ·串扰噪声的抑制 | 第30-31页 |
| ·电源设计 | 第31-33页 |
| ·DC-DC 电路设计 | 第31-32页 |
| ·电源滤波 | 第32页 |
| ·电源去耦 | 第32-33页 |
| ·接口电路设计 | 第33-40页 |
| ·千兆以太网接口电路 | 第33-36页 |
| ·SDRAM 接口电路 | 第36-37页 |
| ·FPGA 配置接口电路 | 第37-39页 |
| ·DVI 接口电路 | 第39-40页 |
| ·PCB 设计与制作 | 第40-44页 |
| ·PCB 制版参数的确定 | 第40-42页 |
| ·PCB 布局规划 | 第42-43页 |
| ·PCB 布线设计 | 第43-44页 |
| 第五章 控制器FPGA 程序设计 | 第44-62页 |
| ·控制器FPGA 功能模块规划 | 第44-45页 |
| ·引脚分配 | 第45页 |
| ·时序约束 | 第45-46页 |
| ·基于ASIC 的逻辑设计 | 第46-60页 |
| ·通用设计方式的局限 | 第46-47页 |
| ·ASIC 设计的特点 | 第47-48页 |
| ·Spartan 3 FPGA 硬件原语 | 第48-51页 |
| ·DVI 接收模块的设计 | 第51-52页 |
| ·SDRAM 双缓存控制模块的设计 | 第52-55页 |
| ·千兆以太网发送模块的设计 | 第55-58页 |
| ·PicoBlaze 软核实现用户指令的接收 | 第58-59页 |
| ·手动布局 | 第59-60页 |
| ·时序分析 | 第60-62页 |
| ·静态时序分析 | 第60-61页 |
| ·动态时序分析 | 第61-62页 |
| 第六章 系统测试 | 第62-67页 |
| ·控制器接口测试 | 第62-65页 |
| ·千兆以太网收发测试 | 第62-64页 |
| ·SDRAM 读写测试 | 第64-65页 |
| ·控制器总体测试 | 第65-66页 |
| ·整体现场测试 | 第66-67页 |
| 第七章 总结与展望 | 第67-70页 |
| ·工作总结 | 第67-68页 |
| ·未来展望 | 第68-70页 |
| 参考文献 | 第70-72页 |
| 致谢 | 第72-73页 |
| 在学期间的研究成果及发表的学术论文 | 第73页 |