基于FPGA的多通道高速数据采集系统设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第9-14页 |
1.1 课题研究的背景和意义 | 第9-10页 |
1.2 国内外发展现状 | 第10-12页 |
1.3 本文的主要内容 | 第12-14页 |
第2章 系统设计方案 | 第14-22页 |
2.1 引言 | 第14页 |
2.2 背景 | 第14-15页 |
2.3 需求分析 | 第15-16页 |
2.3.1 功能需求 | 第15页 |
2.3.2 性能需求 | 第15页 |
2.3.3 接口需求 | 第15页 |
2.3.4 可靠性需求 | 第15-16页 |
2.3.5 设计约束 | 第16页 |
2.4 系统总体方案设计 | 第16-21页 |
2.4.1 系统组成 | 第16-17页 |
2.4.2 数据采集与传输方案分析 | 第17-18页 |
2.4.3 典型高速数据采集系统的组成 | 第18-20页 |
2.4.4 板卡组成 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
第3章 系统硬件电路设计 | 第22-42页 |
3.1 引言 | 第22页 |
3.2 总体硬件电路设计 | 第22-23页 |
3.3 高速数据采集模块 | 第23-29页 |
3.3.1 AD芯片选型与介绍 | 第23-25页 |
3.3.2 AD模块电路设计 | 第25-29页 |
3.4 FPGA模块 | 第29-33页 |
3.4.1 FPGA芯片选型与介绍 | 第29-31页 |
3.4.2 FPGA电路设计 | 第31-33页 |
3.5 PCI接口模块 | 第33-36页 |
3.5.1 PCI接口模块选型与介绍 | 第33-35页 |
3.5.2 PCI接口电路设计 | 第35-36页 |
3.6 电源模块 | 第36-38页 |
3.6.1 电源总体设计 | 第36-37页 |
3.6.2 AD9484芯片供电电路设计 | 第37-38页 |
3.6.3 FPGA芯片供电电路设计 | 第38页 |
3.6.4 电平转换芯片电路设计 | 第38页 |
3.6.5 上电顺序设计 | 第38页 |
3.7 PCB设计 | 第38-41页 |
3.7.1 PCB设计流程 | 第39页 |
3.7.2 器件布局 | 第39-40页 |
3.7.3 布线 | 第40-41页 |
3.8 本章小结 | 第41-42页 |
第4章 逻辑设计与仿真验证 | 第42-70页 |
4.1 引言 | 第42页 |
4.2 数据采集模块 | 第42-46页 |
4.2.1 AD模式配置 | 第42-44页 |
4.2.2 采集器数据缓存FIFO的管理与控制 | 第44-46页 |
4.3 GTX发送模块 | 第46-57页 |
4.3.2 GTX收发器工作原理 | 第47-50页 |
4.3.3 GTX接口设计 | 第50-52页 |
4.3.4 GTX逻辑设计 | 第52-57页 |
4.4 PCI模块 | 第57-69页 |
4.4.1 PCI接口设计 | 第57-59页 |
4.4.2 PCI9054中断控制 | 第59-60页 |
4.4.3 DMA数据传输控制 | 第60-62页 |
4.4.4 EEPROM的配置 | 第62-65页 |
4.4.5 驱动程序设计概述 | 第65-69页 |
4.5 本章小结 | 第69-70页 |
第5章 测试结果及性能分析 | 第70-77页 |
5.1 引言 | 第70页 |
5.2 硬件测试 | 第70-71页 |
5.2.1 硬件测试平台 | 第70页 |
5.2.2 硬件电路检测 | 第70-71页 |
5.3 功能测试 | 第71-75页 |
5.3.1 通信功能测试 | 第71-73页 |
5.3.2 数据采集功能测试 | 第73-75页 |
5.4 GTX性能测试 | 第75-76页 |
5.5 本章小结 | 第76-77页 |
结论 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |