摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 课题研究背景和意义 | 第16-17页 |
1.2 国内外现状 | 第17-18页 |
1.2.1 国内研究现状 | 第17页 |
1.2.2 国外研究现状 | 第17-18页 |
1.3 论文主要工作以及内容的组织结构 | 第18-19页 |
1.4 小结 | 第19-20页 |
第二章 时钟设计与低功耗技术概述 | 第20-34页 |
2.1 时钟设计部分概述 | 第20-27页 |
2.1.1 时钟产生 | 第20-21页 |
2.1.2 时钟切换 | 第21-25页 |
2.1.3 门控时钟 | 第25-27页 |
2.2 低功耗技术概述 | 第27-30页 |
2.2.1 功耗产生的原因 | 第27-29页 |
2.2.2 常用低功耗技术 | 第29-30页 |
2.3 跨时钟域数据同步 | 第30-33页 |
2.3.1 亚稳态 | 第30-31页 |
2.3.2 异步FIFO | 第31-33页 |
2.4 小结 | 第33-34页 |
第三章 基带芯片时钟产生单元功能架构设计 | 第34-42页 |
3.1 时钟产生单元功能架构详述 | 第34-40页 |
3.1.1 PLL的工作方式 | 第35-37页 |
3.1.2 整形器的工作方式 | 第37-38页 |
3.1.3 无毛刺整形器时钟输出 | 第38-39页 |
3.1.4 时钟选择分频器工作方式 | 第39-40页 |
3.2 小结 | 第40-42页 |
第四章 基带芯片低功耗时钟设计分析 | 第42-52页 |
4.1 低功耗的物理设计 | 第42-44页 |
4.2 基于时钟架构的低功耗技术实现 | 第44-51页 |
4.2.1 常用的低功耗技术 | 第44-45页 |
4.2.2 profiling unit | 第45-51页 |
4.3 小结 | 第51-52页 |
第五章 时钟动态电压调频方法应用实践 | 第52-64页 |
5.1 DVFS机制原理 | 第52-53页 |
5.2 硬件支持的时钟频率改变技术 | 第53-55页 |
5.3 自动多路复用器的时钟源控制(MCSC) | 第55-59页 |
5.3.1 MCSC的实现 | 第55-57页 |
5.3.2 MCSC的状态机原理 | 第57-59页 |
5.4 3G时钟控制 | 第59-62页 |
5.5 小结 | 第62-64页 |
第六章仿真结果与分析 | 第64-74页 |
6.1 仿真及验证方法 | 第64-65页 |
6.2 仿真结果及分析 | 第65-72页 |
6.2.1 PLL仿真结果及分析 | 第65页 |
6.2.2 无毛刺切换输出的仿真结果及分析 | 第65-66页 |
6.2.3 时钟选择分频器的仿真结果及分析 | 第66页 |
6.2.4 profiling unit的仿真结果及分析 | 第66-68页 |
6.2.5 硬件支持时钟频率改变的仿真结果及分析 | 第68-70页 |
6.2.6 自动多路复用器时钟源控制(MCSC)的仿真结果及分析 | 第70-71页 |
6.2.7 3G时钟控制的仿真结果及分析 | 第71-72页 |
6.3 小结 | 第72-74页 |
总结与展望 | 第74-76页 |
参考文献 | 第76-80页 |
致谢 | 第80-82页 |
作者简介 | 第82-83页 |