基于FPGA的图形发生器设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
1 绪论 | 第9-15页 |
1.1 研究背景 | 第9-11页 |
1.2 课题说明 | 第11页 |
1.3 关键技术 | 第11-13页 |
1.4 可行性分析 | 第13页 |
1.5 本文安排 | 第13-15页 |
2 图形发生器架构研究与设计 | 第15-24页 |
2.1 图形发生器及其在航空电子中的应用 | 第15-19页 |
2.1.1 图形发生器概述 | 第15-16页 |
2.1.2 航电系统对图形技术的需求 | 第16-18页 |
2.1.3 机载图形发生器的应用 | 第18-19页 |
2.2 基于FPGA 的图形发生器架构设计 | 第19-24页 |
2.2.1 硬件架构设计 | 第20-22页 |
2.2.2 软件架构设计 | 第22-24页 |
3 基于FPGA 的图形发生器硬件平台设计 | 第24-40页 |
3.1 概述 | 第24页 |
3.2 硬件电路设计 | 第24-30页 |
3.2.1 主处理器相关电路 | 第24-25页 |
3.2.2 FPGA 相关电路 | 第25-27页 |
3.2.3 存储器设计 | 第27-28页 |
3.2.4 总线接口及视频接口 | 第28-29页 |
3.2.5 电源网络 | 第29-30页 |
3.2.6 时钟和复位 | 第30页 |
3.3 基于FPGA 的图形加速器设计改进 | 第30-39页 |
3.3.1 基于FPGA 的图形加速器 | 第30-33页 |
3.3.2 图形加速器控制器设计 | 第33-37页 |
3.3.3 图形加速器主机接口设计 | 第37-39页 |
3.4 小结 | 第39-40页 |
4 图形设备驱动和图形接口设计 | 第40-47页 |
4.1 概述 | 第40页 |
4.2 图形发生器硬件参数 | 第40-41页 |
4.3 图形设备驱动设计 | 第41-42页 |
4.4 图形接口设计 | 第42-45页 |
4.5 小结 | 第45-47页 |
5 性能测试与分析 | 第47-52页 |
5.1 概述 | 第47-48页 |
5.2 性能测试 | 第48-49页 |
5.3 性能分析 | 第49-51页 |
5.4 性能优化 | 第51页 |
5.5 小结 | 第51-52页 |
6 结论和展望 | 第52-54页 |
6.1 研究工作总结 | 第52页 |
6.2 进一步的工作展望 | 第52-54页 |
参考文献 | 第54-55页 |
致谢 | 第55-56页 |
攻读学位期间发表的学术论文 | 第56-57页 |
上海交通大学学位论文答辩决议书 | 第57页 |