摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-16页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 时间数字转换技术简介 | 第10-14页 |
1.2.1 TDC 性能指标 | 第10-11页 |
1.2.2 TDC 技术分类 | 第11-14页 |
1.3 飞行时间系统中的 TDC 技术现状 | 第14-15页 |
1.4 主要研究内容 | 第15-16页 |
第2章 飞行时间质谱仪数据采集系统总体设计 | 第16-21页 |
2.1 TOF-MS 数据采集系统方案选择 | 第16-19页 |
2.1.1 ADC 采集系统 | 第16-17页 |
2.1.2 TDC 采集系统 | 第17-19页 |
2.2 总体设计 | 第19-20页 |
2.3 本章小结 | 第20-21页 |
第3章 前端信号调理模块设计 | 第21-28页 |
3.1 前端信号调理模块总体设计 | 第21-22页 |
3.2 各功能单元电路设计 | 第22-26页 |
3.2.1 电源电路 | 第22页 |
3.2.2 放大电路 | 第22-23页 |
3.2.3 比较器电路 | 第23-24页 |
3.2.4 继电器控制电路 | 第24-25页 |
3.2.5 ECL to LVTTL 电平转换电路 | 第25-26页 |
3.3 模块测试 | 第26-27页 |
3.4 本章小结 | 第27-28页 |
第4章 时间数字转换模块设计 | 第28-40页 |
4.1 TDC 芯片选型 | 第28-29页 |
4.2 TDC-GPX 简介 | 第29-30页 |
4.3 时间数字转换模块电路设计 | 第30-35页 |
4.3.1 供电电路 | 第30-31页 |
4.3.2 电容滤波电路 | 第31-32页 |
4.3.3 与 FPGA 接口电路 | 第32-34页 |
4.3.4 电路板的绘制 | 第34-35页 |
4.4 TDC 性能测试 | 第35-39页 |
4.4.1 单次击中精度测试 | 第35-36页 |
4.4.2 TDC 线性度测试 | 第36-38页 |
4.4.3 多次脉冲击中能力测试 | 第38-39页 |
4.5 本章小结 | 第39-40页 |
第5章 FPGA 时序控制模块设计 | 第40-61页 |
5.1 FPGA 开发板简介 | 第40-41页 |
5.2 FPGA 程序控制 | 第41-43页 |
5.3 TDC-GPX 初始化与控制 | 第43-45页 |
5.3.1 芯片参数设计 | 第43-44页 |
5.3.2 接收数据计算 | 第44-45页 |
5.4 FIFO 数据缓存 | 第45-48页 |
5.4.1 FIFO 概述 | 第45-46页 |
5.4.2 程序设计 | 第46-48页 |
5.5 USB2.0 接口设计 | 第48-59页 |
5.5.1 USB2.0 概述 | 第48-49页 |
5.5.2 CY7C68013A 简介 | 第49-50页 |
5.5.3 USB 固件设计 | 第50-54页 |
5.5.4 USB 读写模块设计 | 第54-57页 |
5.5.5 USB 接口测试 | 第57-59页 |
5.6 数据采集系统整体测试 | 第59-60页 |
5.7 本章小结 | 第60-61页 |
第6章 总结 | 第61-63页 |
6.1 本文主要工作及成果 | 第61-62页 |
6.2 存在的问题及下一步工作建议 | 第62-63页 |
参考文献 | 第63-67页 |
作者简介 | 第67-68页 |
致谢 | 第68页 |