致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第15-23页 |
1.1 低功耗传感器的应用背景 | 第15-16页 |
1.2 可重构模数转换器的研究意义 | 第16-18页 |
1.3 国内外研究现状 | 第18-21页 |
1.4 论文的主要工作 | 第21页 |
1.5 论文安排 | 第21-23页 |
第二章 可重构ADC的基本原理 | 第23-32页 |
2.1 模数转换器的主要特性参数 | 第23-25页 |
2.1.1 量化噪声 | 第23页 |
2.1.2 静态参数 | 第23-24页 |
2.1.3 动态参数 | 第24-25页 |
2.2 传统可重构ADC | 第25-27页 |
2.2.1 可重构Flash ADC | 第25-26页 |
2.2.2 可重构Pipeline ADC | 第26-27页 |
2.2.3 可重构SAR ADC | 第27页 |
2.2.4 可重构Sigma-Delta ADC | 第27页 |
2.3 可重构Algorithmic-ΣΔADC的系统结构和工作原理 | 第27-31页 |
2.3.1 ADC的结构选择 | 第27-30页 |
2.3.2 可重构ADC的工作原理 | 第30-31页 |
2.4 本章小结 | 第31-32页 |
第三章 非理想因素分析和建模仿真 | 第32-48页 |
3.1 非理想因素分析 | 第32-42页 |
3.1.1 kT/C噪声 | 第32-35页 |
3.1.2 运放热噪声 | 第35-36页 |
3.1.3 闪烁噪声 | 第36-37页 |
3.1.4 开关的非理想因素 | 第37-40页 |
3.1.5 运放的有限直流增益 | 第40-42页 |
3.1.6 运放的有限带宽和摆率 | 第42页 |
3.2 可重构ADC的建模与仿真 | 第42-47页 |
3.2.1 可重构ADC的模型 | 第43-44页 |
3.2.2 行为仿真和模块参数设计 | 第44-47页 |
3.3 本章小结 | 第47-48页 |
第四章 可重构ADC关键电路的设计和仿真 | 第48-75页 |
4.1 可重构ADC的系统架构 | 第48页 |
4.2 可重构电路设计 | 第48-63页 |
4.2.1 可重构开关电容电路和控制电路 | 第48-54页 |
4.2.2 运算放大器 | 第54-59页 |
4.2.3 栅压自举开关 | 第59-61页 |
4.2.4 两相非交叠时钟 | 第61-63页 |
4.3 比较器电路的设计 | 第63-72页 |
4.3.1 离散时间比较器 | 第63-66页 |
4.3.2 预放大再生锁存比较器 | 第66-67页 |
4.3.3 比较器的设计 | 第67-70页 |
4.3.4 比较器的仿真与分析 | 第70-72页 |
4.4 模拟模块电路仿真 | 第72页 |
4.5 版图设计考虑 | 第72-74页 |
4.6 本章小结 | 第74-75页 |
第五章 总结与展望 | 第75-76页 |
5.1 总结 | 第75页 |
5.2 展望 | 第75-76页 |
参考文献 | 第76-80页 |
攻读硕士学位期间的学术活动及成果情况 | 第80页 |