| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 图表目录 | 第9-11页 |
| 第1章 绪论 | 第11-19页 |
| ·选题的背景和意义 | 第11-12页 |
| ·国内外发展趋势和研究现状 | 第12-18页 |
| ·矩阵运算的研究现状 | 第12-16页 |
| ·SoPC 研究现状 | 第16-17页 |
| ·本课题的研究意义 | 第17-18页 |
| ·论文的主要工作和内容安排 | 第18-19页 |
| 第2章 MicroBlaze 软核的原理及开发应用 | 第19-42页 |
| ·引言 | 第19页 |
| ·PowerPC 与 MicroBlaze | 第19-20页 |
| ·MicroBlaze 软核研究 | 第20-38页 |
| ·逻辑结构 | 第21-25页 |
| ·总线结构 | 第25-36页 |
| ·寄存器结构 | 第36-38页 |
| ·流水线结构 | 第38页 |
| ·MicroBlaze 软核开发 | 第38-41页 |
| ·XPS 与 SDK 介绍 | 第39-40页 |
| ·设计流程 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 第3章 基于 MicroBlaze 的矩阵运算实现方案研究 | 第42-67页 |
| ·引言 | 第42页 |
| ·硬件架构设计 | 第42-57页 |
| ·MicroBlaze 模块 | 第44-46页 |
| ·协处理器模块 | 第46-51页 |
| ·GPIO 模块 | 第51-54页 |
| ·BlockRAM 模块 | 第54-56页 |
| ·时钟模块 | 第56页 |
| ·复位模块 | 第56-57页 |
| ·系统软件设计 | 第57-66页 |
| ·矩阵数据获取层 | 第57-58页 |
| ·矩阵运算逻辑控制层 | 第58-59页 |
| ·矩阵计算层 | 第59-66页 |
| ·本章小结 | 第66-67页 |
| 第4章 系统设计在矩阵 QR 分解中的应用 | 第67-78页 |
| ·引言 | 第67页 |
| ·采用 HouseHolder 变换的 QR 分解 | 第67-69页 |
| ·HouseHolder 变换 | 第67-68页 |
| ·采用 HouseHolder 变换的 QR 分解 | 第68-69页 |
| ·QR 分解的系统实现 | 第69-72页 |
| ·系统性能分析 | 第72-77页 |
| ·4 维方阵运算 | 第72-75页 |
| ·5 维方阵运算 | 第75-77页 |
| ·本章小结 | 第77-78页 |
| 总结与展望 | 第78-80页 |
| 参考文献 | 第80-83页 |
| 攻读学位期间发表论文与研究成果清单 | 第83-84页 |
| 致谢 | 第84页 |