JPEG解码算法的软硬件协同设计研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·SO PC 软硬件协同设计技术的发展及现状 | 第8-9页 |
| ·本论文的主要工作及安排 | 第9-11页 |
| 第二章 JPEG 静态图像压缩标准 | 第11-23页 |
| ·JPEG 标准概述 | 第11页 |
| ·JPEG 编码原理分析 | 第11-20页 |
| ·色彩空间转换 | 第12-13页 |
| ·离散余弦变换 | 第13-15页 |
| ·量化和 Zig-Zag 顺序扫描 | 第15-16页 |
| ·差分脉冲编码/ 行程编码 | 第16-18页 |
| ·Huffman 编码 | 第18-20页 |
| ·JPEG 文件格式 | 第20-23页 |
| ·JFIF 格式标识符 | 第20页 |
| ·JFIF 格式顺序 DCT 语法结构 | 第20-23页 |
| 第三章 SOPC 技术及其软硬件协同设计 | 第23-31页 |
| ·SO PC 技术概述 | 第23-24页 |
| ·软硬件协同设计简介 | 第24-25页 |
| ·软硬件协同设计产生背景 | 第24页 |
| ·软硬件协同设计发展 | 第24-25页 |
| ·SOPC 的软硬件协同设计优势 | 第25页 |
| ·软硬件协同设计基本理论 | 第25-29页 |
| ·设计空间搜索 | 第25-26页 |
| ·系统描述 | 第26-27页 |
| ·软硬件划分 | 第27-28页 |
| ·软硬件协同验证 | 第28-29页 |
| ·软硬件协同设计流程 | 第29-31页 |
| 第四章 JPEG 解码算法的 S O PC 实现 | 第31-47页 |
| ·NiosⅡ 处理器系统构建 | 第31-32页 |
| ·SOPC 系统配置 | 第32-36页 |
| ·NiosⅡ CPU 配置 | 第32-33页 |
| ·Avalon 总线 | 第33-34页 |
| ·JTAGUART 配置 | 第34-35页 |
| ·SDRAM 控制器配置 | 第35页 |
| ·FLASH 控制器配置 | 第35-36页 |
| ·JPEG 解码算法实现 | 第36-43页 |
| ·JPEG 解码总体设计方案 | 第36-37页 |
| ·读取头文件模块 | 第37-38页 |
| ·Huffman 解码 | 第38-41页 |
| ·反量化反 zig- z a g 变换 | 第41-42页 |
| ·离散余弦逆变换 IDC T | 第42-43页 |
| ·文件系统 | 第43-45页 |
| ·系统验证 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第五章 JPEG 解码模块的硬件实现 | 第47-55页 |
| ·离散余弦逆变换模块 | 第47-51页 |
| ·IDCT 变换算法分析 | 第47-48页 |
| ·二维 IDCT 变换模块总体设计 | 第48-49页 |
| ·一维 IDCT 变换模块设计 | 第49-50页 |
| ·转置 RAM 模块设计 | 第50-51页 |
| ·色彩空间转换模块 | 第51页 |
| ·模块仿真验证与分析 | 第51-54页 |
| ·转置 RAM 模块仿真 | 第51-52页 |
| ·离散余弦逆变换模块仿真 | 第52-53页 |
| ·色彩空间转换模块仿真 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第六章 总结与展望 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-61页 |
| 作者在读期间取得的研究成果 | 第61-63页 |
| 附录 | 第63-69页 |