小型高速数据采集、处理与回放模块的设计与实现
| 图目录 | 第1-9页 |
| 摘要 | 第9-10页 |
| Abstract | 第10-11页 |
| 第一章 绪论 | 第11-16页 |
| ·课题研究的背景 | 第11-12页 |
| ·国内外相关研究概况 | 第12-15页 |
| ·本文所做的工作 | 第15-16页 |
| 第二章 模块的功能分析与总体设计 | 第16-37页 |
| ·模块的功能组成与指标要求 | 第16-17页 |
| ·数据采集单元的设计 | 第17-24页 |
| ·采样与量化的基本原理 | 第17-19页 |
| ·数据采集单元的功能组成与实现分析 | 第19-20页 |
| ·输入信号调理电路 | 第20页 |
| ·ADC芯片 | 第20-24页 |
| ·数据回放单元的设计 | 第24-27页 |
| ·数模变换基本理论 | 第24-25页 |
| ·数据回放单元的功能组成与实现分析 | 第25-26页 |
| ·输出信号调理电路 | 第26页 |
| ·DAC芯片 | 第26-27页 |
| ·数据处理单元的设计 | 第27-30页 |
| ·数据处理单元的功能组成与实现分析 | 第27-28页 |
| ·数字信号处理芯片 | 第28-30页 |
| ·时钟单元的设计 | 第30-36页 |
| ·时钟单元的功能组成 | 第30-33页 |
| ·时钟单元的硬件组成 | 第33-36页 |
| ·本章小结 | 第36-37页 |
| 第三章 模块的设计与工程实现 | 第37-55页 |
| ·高速数据传输线 | 第37-41页 |
| ·高速数据布线面对的问题 | 第37页 |
| ·差分对线原理 | 第37-38页 |
| ·差分对线设计 | 第38-40页 |
| ·高速互连线布线 | 第40-41页 |
| ·PCB的设计与实现 | 第41-45页 |
| ·PCB的基本结构与参数 | 第41-42页 |
| ·无源元件的选择 | 第42-43页 |
| ·PCB的布局布线 | 第43-44页 |
| ·PCB实现结果 | 第44-45页 |
| ·FPGA的设计与实现 | 第45-52页 |
| ·FPGA的开发方法与开发环境 | 第45-46页 |
| ·FPGA内的功能组成 | 第46页 |
| ·模块的初始化与配置组件 | 第46-48页 |
| ·延时干扰算法的实现. | 第48-52页 |
| ·模块的电磁兼容性和散热设计 | 第52-53页 |
| ·模块的电磁兼容性设计 | 第52页 |
| ·模块的散热设计 | 第52-53页 |
| ·本章小结 | 第53-55页 |
| 第四章 模块的初步测试与性能分析 | 第55-58页 |
| ·功能测试 | 第55页 |
| ·性能测试及分析 | 第55-58页 |
| ·时钟性能测试 | 第55-56页 |
| ·模块的模拟信号处理性能的测试 | 第56-58页 |
| 结束语 | 第58-59页 |
| 致谢 | 第59-60页 |
| 参考文献 | 第60-62页 |
| 作者在攻读硕士期间发表的论文 | 第62页 |