致谢 | 第1-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-9页 |
第1章 绪论 | 第9-23页 |
·引言 | 第9页 |
·课题研究的相关背景 | 第9-21页 |
·嵌入式系统发展概述 | 第10-12页 |
·数字视频监控系统的发展概述及发展现状 | 第12-18页 |
·EDA技术发展概述 | 第18-21页 |
·课题的提出与主要任务 | 第21-22页 |
·课题的提出 | 第21页 |
·课题的主要研究内容和任务 | 第21-22页 |
·本章小节 | 第22-23页 |
第2章 DVR系统总体硬件方案设计 | 第23-41页 |
·系统功能需求分析 | 第23-24页 |
·嵌入式处理器的主要特点及选型 | 第24-29页 |
·DSP的主要特性及选型 | 第29-34页 |
·嵌入式处理器与DSP及相关设备的通讯接口 | 第34-35页 |
·系统硬件总体设计方案 | 第35-37页 |
·总体硬件设计框图 | 第37-40页 |
·本章小节 | 第40-41页 |
第3章 DVR系统硬件原理设计 | 第41-72页 |
·TMS320DM643xDDR2 SDRAM设计 | 第41-46页 |
·RC32K438 DDR SDRAM设计 | 第46-48页 |
·SDRAM设计 | 第48-53页 |
·视频控制器 SDRAM设计 | 第51-52页 |
·VGA控制器 SDRAM设计 | 第52-53页 |
·视频输入输出处理部分设计 | 第53-58页 |
·输入视频解码 | 第54-56页 |
·实时监控和回放部分设计 | 第56-58页 |
·视频数据转换 | 第58页 |
·FLASH设计 | 第58-60页 |
·音频输入输出部分设计 | 第60-61页 |
·PCI桥片设计 | 第61-65页 |
·PCI-USB桥接设计 | 第61-62页 |
·PCI-SATA桥接设计 | 第62-65页 |
·其他外设设计 | 第65-68页 |
·以太网PHY设计 | 第65页 |
·RS232和RS485设计 | 第65-66页 |
·实时时钟设计 | 第66-67页 |
·系统复位设计 | 第67-68页 |
·系统电源设计 | 第68-71页 |
·本章小节 | 第71-72页 |
第4章 DVR系统PCB设计及调试 | 第72-94页 |
·高速数字设计概述 | 第72-75页 |
·高速数字设计挑战 | 第72-73页 |
·信号完整性理论 | 第73-74页 |
·电源完整性理论 | 第74-75页 |
·PCB布局布线 | 第75-89页 |
·PCB布局 | 第75-81页 |
·PCB层叠设计原则 | 第81-83页 |
·PCB布线基本规则 | 第83页 |
·高速差分线的布线 | 第83-84页 |
·DDR2 SDRAM的布线与仿真 | 第84-89页 |
·系统调试 | 第89-91页 |
·系统上电启动 | 第89-90页 |
·处理器的调试 | 第90页 |
·DaVinci DSP的调试 | 第90-91页 |
·音视频功能调试 | 第91页 |
·其他系统功能调试 | 第91页 |
·系统性能测试 | 第91-93页 |
·本章小节 | 第93-94页 |
第5章 结论与展望 | 第94-96页 |
·结论 | 第94页 |
·展望 | 第94-95页 |
·本章小结 | 第95-96页 |
参考文献 | 第96-99页 |