基于Cell处理器的信号处理加速技术研究
致谢 | 第1-4页 |
摘要 | 第4-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-11页 |
·课题研究背景 | 第8-10页 |
·课题的提出及意义 | 第10-11页 |
2 CELL处理器平台介绍 | 第11-30页 |
·Cell处理器概况 | 第11页 |
·主处理器PPE | 第11-14页 |
·协处理器SPE | 第14-21页 |
·存储映射 | 第21-23页 |
·EIB总线 | 第23-24页 |
·编程环境 | 第24-28页 |
·具体实验平台 | 第28-29页 |
·本章小结 | 第29-30页 |
3 CELL处理器平台上程序加速原理 | 第30-46页 |
·并行计算与SIMD | 第30-35页 |
·DMA传输及多核通信 | 第35-41页 |
·多个SPU上的编程模型 | 第41-45页 |
·本章小结 | 第45-46页 |
4 流水线编程模型及具体实现 | 第46-64页 |
·VSIPL简介 | 第46-47页 |
·流水线编程模型 | 第47-55页 |
·脉冲压缩 | 第55-56页 |
·脉冲压缩函数的程序实现 | 第56-63页 |
·本章小结 | 第63-64页 |
5 实验数据及性能分析 | 第64-73页 |
·测试平台 | 第64页 |
·测试方法 | 第64-66页 |
·测试结果及性能分析 | 第66-72页 |
·本章小结 | 第72-73页 |
6 总结与展望 | 第73-75页 |
·总结 | 第73页 |
·展望 | 第73-75页 |
参考文献 | 第75-77页 |
作者简历 | 第77页 |