首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络系统可测试性设计及测试技术研究

摘要第1-7页
ABSTRACT第7-13页
第一章 绪论第13-29页
   ·本文研究背景和意义第13-16页
   ·片上网络系统及其测试方法第16-21页
     ·片上网络:一种新的片上系统通信方案第16-18页
     ·片上网络系统的测试方法第18-21页
   ·国内外研究现状第21-25页
     ·国外研究现状第21-25页
     ·国内研究现状第25页
   ·本论文的主要工作及结构安排第25-29页
第二章 面向测试的片上网络结构和协议研究第29-64页
   ·片上网络的OSI参考模型第29-31页
   ·片上网络的结构和通信协议第31-42页
     ·片上网络拓扑结构第31-34页
     ·测试数据分组格式第34-35页
     ·片上网络的交换策略第35-38页
     ·片上网络的路由算法第38-41页
     ·流控机制和拥塞控制第41-42页
   ·片上网络路由器结构第42-49页
     ·路由器的结构可测试性设计第42-47页
     ·路由算法第47-48页
     ·路由器分析模型第48-49页
   ·片上网络适配器结构第49-52页
   ·容错和低功耗设计第52-56页
   ·片上网络测试仿真平台设计第56-63页
     ·VHDL与Modelsim FLI接口协同仿真第56-58页
     ·片上网络测试仿真平台设计文件结构第58-61页
     ·实验仿真结果与分析第61-63页
   ·本章小结第63-64页
第三章 片上网络的路由器和FIFOs的测试第64-95页
   ·片上网络路由器的测试第64-76页
     ·路由器的测试壳结构第64-65页
     ·路由器的测试存取结构第65-68页
     ·测试响应压缩的混叠研究第68-72页
     ·测试响应时间压缩器的混叠实例分析第72-76页
   ·片上网络中FIFOs的测试第76-93页
     ·功能模型第76-78页
     ·功能故障模型第78-80页
     ·基于可测试性设计的FIFOs测试算法第80-83页
     ·片上网络FIFOs内建自测试结构第83-85页
     ·复用片上网络传输测试数据第85-91页
     ·实验仿真结果和分析第91-93页
   ·本章小结第93-95页
第四章 片上网络系统的内嵌芯核测试第95-134页
   ·引言第95页
   ·内嵌芯核测试层次结构第95-97页
   ·片上网络系统内嵌芯核的测试壳结构设计第97-104页
     ·内嵌芯核端口类型第97-98页
     ·测试壳边界单元第98-99页
     ·非层次型芯核测试壳结构第99-101页
     ·层次型芯核测试壳结构第101-104页
   ·测试存取链配置的优化第104-123页
     ·LPT测试存取链优化配置第104-107页
     ·启发式测试存取链优化配置第107-112页
     ·非层次型芯核测试存取链配置实例分析第112-114页
     ·层次型芯核测试存取链配置第114-117页
     ·减小测试时间的可测性设计技术第117-119页
     ·层次型芯核测试存取链配置实例分析第119-123页
   ·片上网络系统测试规划研究第123-132页
     ·测试规划问题描述第123-125页
     ·基于表调度的片上网络系统测试规划第125-126页
     ·非抢占式测试规划的并行测试数据传输第126-129页
     ·实验仿真结果与分析第129-132页
   ·本章小结第132-134页
第五章 片上网络中混合信号电路模块的测试第134-147页
   ·引言第134页
   ·支持混合信号模块的片上网络模型第134-135页
   ·ADC静态参数测试第135-141页
     ·ADC静态参数第136-139页
     ·ADC静态参数测试方法第139-141页
   ·内建自测试结构第141-144页
   ·实验仿真结果与分析第144-146页
   ·本章小结第146-147页
第六章 结束语第147-150页
   ·全文总结第147-148页
   ·进一步工作第148-150页
致谢第150-151页
参考文献第151-162页
攻读博士学位期间取得的科研成果第162-164页

论文共164页,点击 下载论文
上一篇:正交波形MIMO雷达信号设计及处理研究
下一篇:以电压灵敏度向量为故障特征的模拟电路软故障诊断方法研究