基于FPGA多链路信号发生器的研制
| 摘要 | 第4-5页 |
| abstract | 第5-6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 研究背景及意义 | 第9-10页 |
| 1.2 信号发生器的发展历史 | 第10-11页 |
| 1.3 国内外研究与现状 | 第11-13页 |
| 1.4 本文主要研究内容及章节安排 | 第13-15页 |
| 第二章 任意波发生器的理论基础 | 第15-25页 |
| 2.1 频率合成技术 | 第15-16页 |
| 2.2 DDS原理及其结构 | 第16-20页 |
| 2.2.1 基本原理与结构 | 第16-19页 |
| 2.2.2 DDS的性能分析 | 第19-20页 |
| 2.3 DDS输出误差分析 | 第20-22页 |
| 2.4 改进结构的DDS技术 | 第22-23页 |
| 2.5 AXIe总线技术 | 第23-24页 |
| 2.6 本章小结 | 第24-25页 |
| 第三章 任意波调制与调理的仿真设计 | 第25-39页 |
| 3.1 信号发生器的总体设计 | 第25-27页 |
| 3.2 任意波的设计与仿真 | 第27-29页 |
| 3.3 调制波形的设计与仿真 | 第29-35页 |
| 3.3.1 幅度调制 | 第29-31页 |
| 3.3.2 频率调制 | 第31-32页 |
| 3.3.3 频移键控调制 | 第32-33页 |
| 3.3.4 扫频信号调制 | 第33-35页 |
| 3.4 波形信号的数字调理 | 第35-38页 |
| 3.4.1 数字滤波器的设计 | 第35-37页 |
| 3.4.2 幅度和偏置调理 | 第37-38页 |
| 3.5 本章小结 | 第38-39页 |
| 第四章 任意波发生器软硬件的实现 | 第39-57页 |
| 4.1 系统整体硬件架构的设计 | 第39-40页 |
| 4.2 FPGA型号的选择 | 第40-41页 |
| 4.3 FPGA外围电路的设计 | 第41-48页 |
| 4.3.1 配置电路的设计 | 第41-42页 |
| 4.3.2 D/A数模转换电路 | 第42-45页 |
| 4.3.3 外围存储电路的设计 | 第45-47页 |
| 4.3.4 AXIe总线通信设计 | 第47-48页 |
| 4.4 时钟电路的设计 | 第48-50页 |
| 4.5 系统电源的设计 | 第50页 |
| 4.6 信号调理电路的设计 | 第50-53页 |
| 4.6.1 滤波器的选择与设计 | 第51-53页 |
| 4.6.2 放大电路的设计 | 第53页 |
| 4.7 系统上位机软件设计 | 第53-56页 |
| 4.8 本章小结 | 第56-57页 |
| 第五章 系统测试与结果分析 | 第57-67页 |
| 5.1 波形测试验证 | 第57-64页 |
| 5.2 波形指标分析 | 第64-66页 |
| 5.3 本章小结 | 第66-67页 |
| 总结与展望 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 攻读硕士学位期间取得的学术成果 | 第73-74页 |
| 附录 | 第74-84页 |
| 致谢 | 第84页 |